ADAQ4380-4 ഇവാലുവേഷൻ ബോർഡ്
സ്പെസിഫിക്കേഷനുകൾ
- Versatile analog signal conditioning circuitry
- On-board LDO and power supply circuits
- PC software for control and data analysis of time and frequency
ഡൊമെയ്ൻ - System demonstration platform-compatible (SDP-H1, high-speed
controller board (EVAL-SDP-CH1Z))
ഉൽപ്പന്ന ഉപയോഗ നിർദ്ദേശങ്ങൾ
മൂല്യനിർണ്ണയ ബോർഡ് സജ്ജീകരിക്കുന്നു
1. Connect the evaluation board (EV-ADAQ4380-4FMCZ,
EV-ADAQ4370-4FMCZ, or EVADAQ4381-4FMCZ) to the high-speed system
demonstration platform SDP-H1 board via the 160-pin FMC
കണക്റ്റർ.
2. Ensure power supplies are connected correctly to the
മൂല്യനിർണ്ണയ ബോർഡ്.
3. Configure analog inputs as needed for your application.
SDP-H1 Controller Board
1. Use the SDP-H1 controller board for interfacing with the
മൂല്യനിർണ്ണയ ബോർഡ്.
2. Follow the SDP-H1 driver installation instructions for proper
സജ്ജമാക്കുക.
പവർ സപ്ലൈസ്
1. Provide stable power supplies to the evaluation board
according to the specifications provided in the user guide.
അനലോഗ് ഇൻപുട്ടുകൾ
1. Configure analog input settings based on your signal
requirements and application needs.
സോഫ്റ്റ്വെയർ ഇൻസ്റ്റാളേഷൻ
1. Install the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 ACE plug-in
software on your PC.
2. Install the SDP-H1 driver for proper communication between
the evaluation board and your PC.
പതിവുചോദ്യങ്ങൾ
Q: What are the main features of the evaluation boards?
A: The evaluation boards feature versatile analog signal
conditioning circuitry, on-board LDO and power supply circuits, and
PC software for control and data analysis of time and frequency
ഡൊമെയ്ൻ.
Q: How do I interface the evaluation boards with the system
demonstration platform?
A: Use the 160-pin FMC connector to connect the evaluation
boards to the high-speed system demonstration platform SDP-H1
ബോർഡ്.
User Guide | EVAL-ADAQ4380-4/EVALADAQ4370-4/EVAL-ADAQ4381-4
യുജി-2224
Evaluating the ADAQ4380-4/ADAQ4370-4/ADAQ4381-4 Quad, 16-/14-Bit, 4/2 MSPS, Simultaneous Sampling, µModule Data
Acquisition Solutions
ഫീച്ചറുകൾ
പൊതുവായ വിവരണം
ADAQ4380-4, ADAQ4370-4, and ADAQ4381-4 quad, 16-/14-bit, 4/2 MSPS, µModule® evaluation boards
Versatile analog signal conditioning circuitry On-board LDO and power supply circuits PC software for control and data analysis of time and frequency
domain System demonstration platform-compatible (SDP-H1, high-speed
controller board (EVAL-SDP-CH1Z))
മൂല്യനിർണ്ണയ ബോർഡ് കിറ്റ് ഉള്ളടക്കം
EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, or EVADAQ4381-4FMCZ evaluation board
ഉപകരണങ്ങൾ ആവശ്യമാണ്
PC running Windows® 10 or higher SDP-H1 (EVAL-SDP-CH1Z) controller board Low noise, precision signal source (such as APX500 series) Standard USB A to USB mini-B Band-pass filter suitable for 16-bit testing (optional, value based
on signal frequency)
സോഫ്റ്റ്വെയർ ആവശ്യമാണ്
ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 ACE plug-in SDP-H1 driver
The EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, and EVADAQ4381-4FMCZ evaluation boards (see Figure 1) enable a simple evaluation of the ADAQ4380-4, ADAQ4370-4, and ADAQ4381-4 quad, 16-/14-bit, 4/2 MSPS, simultaneous sampling, Module data acquisition solutions, respectively. The evaluation boards demonstrate the performance of the ADAQ4380-4, ADAQ4370-4, and ADAQ4381-4 Modules and are versatile tools for variety of applications.
The ADAQ4380-4, ADAQ4370-4, and ADAQ4381-4 Modules combine multiple common signal processing and conditioning blocks into a single device that includes a low noise, fully differential analog-to-digital converter (ADC) drivers, a high precision 3.3 V reference chip, low-noise reference buffer, high resolution, quad, 16-/14-bit, 4/2 MSPS simultaneous sampling successive approximation register (SAR) ADC, and all the critical passive components necessary for optimum performance.
The EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, and EVADAQ4381-4FMCZ evaluation boards interface with high-speed system demonstration platform SDP-H1 (EVAL-SDP-CH1Z) board through a 160-pin FMC connector, as shown in Figure 2.
Refer to the ADAQ4380-4, ADAQ4370-4, and ADAQ4381-4 data sheets for full specifications, which must be consulted in conjunction with this user guide when using the EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, and EV-ADAQ4381-4FMCZ evaluation boards. For the current schematic, layouts, and bill of materials, refer to the EVAL-ADAQ4380-4, EVAL-ADAQ4370-4, or EVALADAQ4381-4 product page.
മൂല്യനിർണ്ണയ ബോർഡ് ഫോട്ടോ
ചിത്രം 1. മൂല്യനിർണ്ണയ ബോർഡ് ഫോട്ടോഗ്രാഫ്
ഒരു പ്രധാന മുന്നറിയിപ്പിനും നിയമപരമായ നിബന്ധനകൾക്കും വ്യവസ്ഥകൾക്കുമായി ദയവായി അവസാന പേജ് കാണുക.
Rev. B | 1 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
ഉള്ളടക്ക പട്ടിക
Features………………………………………………………. 1 Evaluation Board Kit Contents………………………….1 Equipment Needed…………………………………………1 Software Needed……………………………………………1 General Description………………………………………..1 Evaluation Board Photograph…………………………..1 Evaluation Board Hardware……………………………..4
Setting Up the Evaluation Board…………………… 4 SDP-H1 Controller Board…………………………….. 4 Power Supplies………………………………………….. 4 Analog Inputs…………………………………………….. 5 Link Configuration For Different Gain
Options……………………………………………………. 6 Optional Buffers and Filters Configuration……… 7 Evaluation Board Software……………………………… 8 Software Installation……………………………………. 8
Troubleshooting…………………………………………… 10 Connecting the Evaluation Board and the SDP-H1 to the PC…………………………………… 10 Verifying the Board Connection……………………10 Disconnecting the Evaluation Board and the SDP-H1 to the PC…………………………………… 10 Mechanical Stress…………………………………….. 10 Board Layout Guidelines……………………………. 10
ACE Software Operation………………………………. 11 Launching the Software………………………………11 Exiting the Software………………………………….. 14 Description of the Analysis Window…………….. 14 Waveform Tab………………………………………….. 15 Histogram Tab………………………………………….. 16 FFT Tab…………………………………………………… 17 INL and DNL Tab……………………………………….18
റിവിഷൻ ഹിസ്റ്ററി
10/2024–Rev. A to Rev. B Changes to User Guide Title…………………………………………………………………………………………………………….1 Added EV-ADAQ4381-4FMCZ and ADAQ4381-4 (Universal)……………………………………………………………….1 Changes to Features Section………………………………………………………………………………………………………….. 1 Changes to General Description Section……………………………………………………………………………………………1 Changes to Launching the Software Section……………………………………………………………………………………. 11
9/2024–Rev. 0 to Rev. A Changes to User Guide Title…………………………………………………………………………………………………………….1 Added EV-ADAQ4370-4FMCZ (Universal)………………………………………………………………………………………… 1 Changes to Features Section………………………………………………………………………………………………………….. 1 Changes to Software Needed Section……………………………………………………………………………………………….1 Changes to General Description Section……………………………………………………………………………………………1 Changes to Setting Up the Evaluation Board Section…………………………………………………………………………. 4 Changes to Power Supplies Section………………………………………………………………………………………………….4 Changes to Analog Inputs Section, Table 2, and Table 3 ……………………………………………………………………. 5 Changes to Link Configuration For Different Gain Options Section………………………………………………………..6 Changes to Software Installation Section………………………………………………………………………………………….. 8 Changes to Troubleshooting Section……………………………………………………………………………………………….10 Changed Connecting the EV-ADAQ4380-4FMCZ and the SDP-H1 to the PC Section to Connecting the
Evaluation Board and the SDP-H1 to the PC Section……………………………………………………………………… 10 Changes to Connecting the Evaluation Board and the SDP-H1 to the PC Section…………………………………10 Changed Disconnecting the EV-ADAQ4380-4FMCZ Section to Disconnecting the Evaluation Board
and the SDP-H1 to the PC Section………………………………………………………………………………………………..10 Changes to Board Layout Guidelines Section………………………………………………………………………………….. 10 Changes to Launching the Software Section……………………………………………………………………………………. 11 Changes to Description of the Analysis Window Section…………………………………………………………………… 14 Changes to CAPTURE Pane Section……………………………………………………………………………………………… 14 Changes to Waveform Graph Section…………………………………………………………………………………………….. 15
അനലോഗ്.കോം
Rev. B | 2 of 20
ഉപയോക്തൃ ഗൈഡ്
ഉള്ളടക്ക പട്ടിക
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
5/2024–റിവിഷൻ 0: പ്രാരംഭ പതിപ്പ്
അനലോഗ്.കോം
Rev. B | 3 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
മൂല്യനിർണ്ണയ ബോർഡ് ഹാർഡ്വെയർ
Figure 2. Simplified Evaluation Block Diagram
മൂല്യനിർണയ ബോർഡ് സ്ഥാപിക്കുന്നു
Figure 2 shows the simplified evaluation board block diagram of the EV-ADAQ4380-4FMCZ connected to the SDP-H1 controller board. The board consists of one Module (U1, ADAQ4380-4), on-board power supplies to derive the necessary supply rails using the LT8362 (U2), and the ADP7142 (U3). Provision for optional buffer amplifiers is available when evaluating the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4, where sensors require high input impedance and/or further ampലിഫിക്കേഷൻ ആവശ്യമാണ്.
SDP-H1 CONTROLLER BOARD
The EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, and EVADAQ4381-4FMCZ evaluation kits use a serial-port interface (SPI) and require the system demonstration platform (SDP-H1) controller board to capture the data through a graphic user interface (GUI), see Figure 1. The SDP-H1 board requires power from a 12 V wall adapter. The SDP-H1 has a Xilinx® Spartan 6 and an ADSPBF527 processor with connectivity to the PC through a USB 2.0 high speed port. The controller boards allow the configuration and capture of data on the daughter boards from the PC through a USB.
The SDP-H1 has an FMC low pin count (LPC) connector with full differential LVDS and singled-ended low voltage CMOS support. It also features the 120-pin connector that exposes the Blackfin®
processor peripherals. This connector provides a configurable serial, parallel I2C and SPI, and general-purpose input/output (GPIO) communications lines to the attached daughter boards for the functional description of the on-board power supplies.
പവർ സപ്ലൈസ്
All necessary supply rails on the EV-ADAQ4380-4FMCZ, EVADAQ4370-4FMCZ, and EV-ADAQ4381-4FMCZ are powered by a 3.3 V rail coming from the SDP-H1 board. The evaluation boards can be powered from an external 3.3 V supply applied using the 3V3 pin header. For an external 3.3 V supply configuration change J1 header position, see Table 2.
The board positive rails, 5 V (+VS), 3.45 V (VCC), and 3.45 V (VLOGIC), are generated from a combination of the on-board power supplies, U2 (LT8362), U3 (ADP7142-5.0), and the internal 3.45 V low dropout (LDO) linear regulator. Decoupling capacitors for the ADAQ4380-4, ADAQ4370-4, and ADAQ4381-4 supply pins are integrated within the Module, adding external capacitors are not necessary. A single ground plane is used on this board to minimize the effect of high frequency noise interference.
Table 1. On-Board Power Supplies
പവർ സപ്ലൈ (V)
ഫംഗ്ഷൻ
+6.0
Supply rail from LT8362.
അനലോഗ്.കോം
Rev. B | 4 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
മൂല്യനിർണ്ണയ ബോർഡ് ഹാർഡ്വെയർ
Table 1. On-Board Power Supplies (Continued)
പവർ സപ്ലൈ (V)
ഫംഗ്ഷൻ
+5.0 (default)
VS+, REFIN, IN_LDO, and EN_LDO supply rail from ADP7142-5.0.
+3.45 (default)
VCC and VLOGIC supply rail from the internal LDO.
അനലോഗ് ഇൻപുട്ടുകൾ
The SMA connectors (INA+ and INA-, INB+ and INB-, INC+ and INC-, and IND+ and IND-) on the EV-ADAQ4380-4FMCZ, EVADAQ4370-4FMCZ, and EV-ADAQ4381-4FMCZ evaluation boards are used to provide analog inputs from a low noise, audio precision signal source (such as the SYS-2700 or the APX-500 series). Analog inputs are directly feed through the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4, as shown in Figure 2. The provision for optional amplifiers (A1, A2, A3, and A4), can be set up to any gain configuration to drive the inputs of the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 for high input impedance applications. In the default board configuration, analog input signals are fed directly to the inputs of the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4.
To evaluate dynamic performance, a fast Fourier transform (FFT), integral non-linearity (INL), differential non-linearity (DNL), or time
Table 2. Link Options with Factory Default Setting
ലിങ്ക്
സ്ഥിരസ്ഥിതി
ഫംഗ്ഷൻ
LKA, LKB, LKC, LKD
1 to 2, 7 to 8, 9 to 10, 11 to 12
Module gain configuration
J1
1 മുതൽ 2 വരെ
3.3 V ഇൻപുട്ട്
J2
1 മുതൽ 2 വരെ
VLOGIC input
J3
MODE ENABLE
1 മുതൽ 2, 3 മുതൽ 4, 5 മുതൽ 6 വരെ
1 മുതൽ 2 1 മുതൽ 2 വരെ
മൊഡ്യൂൾ വൈദ്യുതി വിതരണം
MODE_FDA control voltage PD_FDA control voltage
Table 3. Jumper Positions with Factory Default Setting
ജമ്പർ
സ്ഥിരസ്ഥിതി
ഫംഗ്ഷൻ
JP1, JP5, JP10, JP14 2 to 3
Optional buffers
JP2, JP6, JP9, JP13
2 മുതൽ 1 വരെ
JP3, JP4, JP7, JP8, JP11, Not installed JP12, JP15, JP16
Optional buffers Optional buffers
R2, R4, R6, R8
ഇൻസ്റ്റാൾ ചെയ്തിട്ടില്ല
Module input configuration
(fully differential input)
domain (waveform and histogram) test can be performed by applying a very-low distortion AC source. For low-input frequency testing below 100 kHz, it is recommended to use a low noise, audio-precision signal source, APX-500, set at high-performance sine generator. A different precision signal source can be used alternatively with additional band-pass filtering. The filter bandwidth depends on input bandwidth of interest. Multiple link options must be set correctly for the appropriate operating setup before applying the power and signal to the evaluation board. The EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, and EVADAQ4381-4FMCZ evaluation boards are factory configured to provide the appropriate input signal type, single-ended or fully differential, and different gain/attenuation or input range scaling. Table 2 and Table 3 lists the necessary link options and jumper positions for different configurations.
Comment Gain = 0.3. For the link configuration on different gain options, see Figure 3 to Figure 6. Takes 3.3 V from the FMC. Change shunt to Pin 2 and Pin 3 when using external 3.3 V supply. Utilizes the 3.45 V from the internal LDO. Change shunt to Pin 2 and Pin 3 when external VLOGIC supply is required. Utilizes the on-board +5 V power supply. Disconnect shunts when supplying external voltages to VS+, VS-, and IN_LDO thru respective header pins. FDA power mode. Change shunt to Pin 2 and Pin 3 to enter low power mode. FDA enable. Change shunt to Pin 2 and Pin 3 to disable the FDAs (ADC Drivers).
Comment Change to 2 to 1 to utilize optional buffers provision. Change to 2 to 3 to utilize optional buffers provision. Install 0 when using the provision for optional buffers.
Install 0 for single-ended input configuration.
അനലോഗ്.കോം
Rev. B | 5 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
മൂല്യനിർണ്ണയ ബോർഡ് ഹാർഡ്വെയർ
LINK CONFIGURATION FOR DIFFERENT GAIN OPTIONS
Multiple link options must be set correctly for appropriate gain configuration of the ADAQ4380-4, ADAQ4370-4, and ADAQ4381-4. Table 4 details the different gain positions for the links of the EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, and EVADAQ4381-4FMCZ evaluation boards.
LKA, LKB, LKC, and LKD connections are designed such that different link positions and combinations are identical on Channels A and B, whereas Channels C and D connections are mirror of Channels B and A, respectively. Figure 3 to Figure 6 link connections are applicable for Channels A and B.
Table 4. Different Gain Configurations for the Links of the EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, and EV-ADAQ4381-4FMCZ
നേട്ടം
Input Range Input Signal on Pins
ടെസ്റ്റ് വ്യവസ്ഥകൾ
0.3
±11 V
0.6
±5.5 V
1.0
±3.3 V
1.6
±2.06 V
INx2+ and INx2- INx2+ and INx2- INx1+ and INx1-
INx1+ and INx2+, and INx1- and INx2-
For LKA, LKB, LKC, and LKD, install shunt 1 to 2, 7 to 8, 9 to 10, and 11 to 12. See Figure 3. For LKA, LKB, LKC, and LKD, install shunt 1 to 2, and 7 to 8. See Figure 4. For LKA and LKB (Channel A and B), install shunt 1 to 3, and 5 to 7. For LKC and LKD (Channel C and D), install shunt 2 to 4, and 6 to 8. See Figure 5. For LKA, LKB, LKC, and LKD, install shunt 1 to 2, 3 to 4, 5 to 6, and 7 to 8. See Figure 6.
Figure 3. Gain = 0.3
Figure 4. Gain = 0.6
Figure 5. Gain = 1.0 Figure 6. Gain = 1.6
അനലോഗ്.കോം
Rev. B | 6 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
മൂല്യനിർണ്ണയ ബോർഡ് ഹാർഡ്വെയർ
OPTIONAL BUFFERS AND FILTERS CONFIGURATION
The EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, and EVADAQ4381-4FMCZ evaluation boards include optional amplifiers for further amplification and filtering. By default, these amplifiers are bypassed and not connected to the analog-input signal path.
If evaluation requires, utilize these amplifiers by installing jumpers JP1 to JP16 (refer to the evaluation board schematic attached in the EVAL-ADAQ4380-4, EVAL-ADAQ4370-4, or EVALADAQ4381-4 product page). Optional buffer provisions A1 to A4 are intended for high impedance buffering, amplification, and filtering. The filters can be configured as either low-pass (see Figure 7) or high-pass (see Figure 8) Sallen-Key filter.
Figure 7. 2nd Order Low-Pass Filter Topology
Figure 8. 2nd Order High-Pass Filter Topology
അനലോഗ്.കോം
Rev. B | 7 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
മൂല്യനിർണയ ബോർഡ് സോഫ്റ്റ്വെയർ
സോഫ്റ്റ്വെയർ ഇൻസ്റ്റാളേഷൻ
Before using the EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, or EV-ADAQ4381-4FMCZ evaluation kit, download and install the ACE software. In addition, download the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 ACE plug-in from the ACE Evaluation Board Plug-ins section of the ACE Software page or from the EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, or EVADAQ4381-4FMCZ product page.
To complete the installation process, do the following steps:
1. Install the ACE evaluation software. 2. Install the SDP-H1 drivers. 3. Install the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 plug-in.
The ACE Quickstart page shows the plug-in installation guide.
5. Read the software license agreement and click I Agree (see Figure 10).
മുന്നറിയിപ്പ്
To ensure that the evaluation system is properly recognized when it is connected to the PC, install the ACE software and the SDP-H1 driver before connecting the EV-ADAQ4380-4FMCZ, EVADAQ4370-4FMCZ, or EV-ADAQ4381-4FMCZ, and the SDP-H1 controller board to the USB port of the PC.
ചിത്രം 10. ലൈസൻസ് കരാർ
6. Click Browse… to choose the installation location and click Next> (see Figure 11).
ACE സോഫ്റ്റ്വെയർ ഇൻസ്റ്റാൾ ചെയ്യുന്നു
To install the ACE software, do the following steps:
1. Download the ACE software to a Windows®-based PC. 2. Double-click the ACEInstall.exe file to begin the installation. By
default, the software is saved at C:Program Files (x86)Analog DevicesACE. 3. A dialog box appears seeking permission to allow the program to make changes to the PC. Click Yes to begin the installation process. 4. Click Next > to continue the installation, as shown in Figure 9.
Figure 11. Choose Install Location
Figure 9. Evaluation Software Install Confirmation analog.com
Rev. B | 8 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
EVALUATION BOARD SOFTWARE 7. The ACE software components to install are preselected. Click
Install (see Figure 12).
9. The installation is complete (see Figure 14). Click Next > and then click Finish (see Figure 15) to complete.
ചിത്രം 12. ഘടകങ്ങൾ തിരഞ്ഞെടുക്കുക
8. The installation is in progress. No action is required (see Figure 13).
Figure 14. Installation Complete
ചിത്രം 13. ഇൻസ്റ്റലേഷൻ പുരോഗമിക്കുന്നു
Figure 15. Completing ACE Setup
അനലോഗ്.കോം
Rev. B | 9 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
ട്രബിൾഷൂട്ടിംഗ്
The SDP-H1 board is the communication link between the PC and the EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, or EVADAQ4381-4FMCZ. Figure 2 shows a diagram of the connections between the evaluation board and the SDP-H1 board.
To ensure that the evaluation system is correctly recognized when it is connected to the PC, install the ACE software and the SDP-H1 driver before connecting the evaluation board and the SDP-H1 board to the USB port of the PC.
When the software installation is complete, set up the evaluation board and the SDP-H1 board as explained in the following sections.
CONNECTING THE EVALUATION BOARD AND THE SDP-H1 TO THE PC
To connect the EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, or EV-ADAQ4381-4FMCZ, and the SDP-H1 board to the PC, do the following steps:
1. Ensure that all configuration links are in the appropriate positions, as shown in Table 2.
2. Connect the EV-ADAQ43XX-4FMCZ securely to the 160pin FMC connector on the SDP-H1 board. The EVADAQ43XX-4FMCZ does not require an external power supply adapter.
3. Connect the SDP-H1 board to the PC through the USB cable enclosed in the SDP-H1 kit, see Figure 2.
ബോർഡ് കണക്ഷൻ പരിശോധിക്കുന്നു
To verify the board connection, do the following steps:
1. Run the Found New Hardware Wizard after the SDP-H1 board is plugged into the PC. If using Windows XP, then search for the SDP-H1 drivers. Choose to automatically search for the drivers for the SDP-H1 board if prompted by the operating system.
2. A dialog box appears asking for permission to allow the program to make changes to the computer. In this case, click Yes. The Computer Management window appears.
3. From the list of System Tools, click Device Manager and use the Device Manager window to ensure that the EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, or EVADAQ4381-4FMCZ is connected to the PC properly.
4. If the SDP-H1 driver software is installed and the board is connected to the PC properly, then in the Device Manager window, Analog Devices SDP-H1 appears under ADI Development Tools, as shown in Figure 16.
DISCONNECTING THE EVALUATION BOARD AND THE SDP-H1 TO THE PC
Always remove power from the SDP-H1 board or press the Reset Tact switch located along the mini USB port before disconnecting the EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, or EVADAQ4381-4FMCZ from the SDP-H1 board.
Figure 16. Device Manager Window
MECHANICAL STRESS
The mechanical stress of mounting a device to a board can cause subtle changes to the signal-to-noise ratio (SNR) and internal voltage reference. The best soldering method is to use IR reflow or convection soldering with a controlled temperature profile. Hand soldering with a heat gun or a soldering iron is not recommended.
BOARD LAYOUT GUIDELINES
The PCB layout is critical for preserving signal integrity and achieving the expected performance from the ADAQ4380-4, ADAQ4370-4, and ADAQ4381-4. A multilayer board with an internal and clean ground plane in the first layer beneath the Module is recommended. Care must be taken with the placement of individual components and routing of various signals on the board. It is highly recommended to route input and output signals symmetrically. Solder the ground pins directly to the ground plane of the PCB using multiple vias. Remove the ground and power planes under the analog input/output and digital input/output pins of the Module to avoid undesired parasitic capacitance. Any undesired parasitic capacitance could impact the distortion and linearity performance.
The sensitive analog and digital sections must be separated on the PCB while keeping the power supply circuitry away from the analog signal path. Fast switching signals, such as SCLK or SDI, and digital outputs SDOA to SDOD must not run near or cross over analog signal paths to prevent noise coupling to the Module.
Good quality ceramic bypass capacitors of at least 2.2 µF (0402, X7R) must be placed at the output of LDO generating the Module supply rails (VS+, REFIN, and IN_LDO) to GND to minimize electromagnetic interference (EMI) susceptibility and to reduce the effect of glitches on the power supply lines. All the other required bypass capacitors are laid out within the Module to save extra board space and cost.
അനലോഗ്.കോം
Rev. B | 10 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
ACE സോഫ്റ്റ്വെയർ ഓപ്പറേഷൻ
സോഫ്റ്റ്വെയർ ലോഞ്ച് ചെയ്യുന്നു
When the EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, or EVADAQ4381-4FMCZ, and SDP-H1 boards are properly connected to the PC, launch the ACE Software. To launch the ACE Software, do the following steps:
1. From the Start menu, select All Programs > Analog Devices > ACE > ACE.exe to open the main software window, as shown in Figure 17.
2. The ADAQ4380-4 Eval Board, ADAQ4370-4 Eval Board, or ADAQ4381-4 Eval Board icon appears in the Attached Hardware section.
3. If the EV-ADAQ4380-4FMCZ, EV-ADAQ4370-4FMCZ, or EVADAQ4381-4FMCZ is not connected to the USB port through
the SDP-H1 board when the software is launched, the ADAQ4380-4 Eval Board, ADAQ4370-4 Eval Board, or ADAQ4381-4 Eval Board icon does not appear in the Attached Hardware section. Connect the EV-ADAQ4380-4FMCZ, EVADAQ4370-4FMCZ, or EV-ADAQ4381-4FMCZ, and SDP-H1 board to the USB port of the PC and wait a few seconds, then continue following these instructions.
4. Double-click the ADAQ4380-4 Eval Board, ADAQ4370-4 Eval Board, or ADAQ4381-4 Eval Board icon to open the board view window, as shown in Figure 18.
5. Double-click the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 chip icon to open the chip view window, as shown in Figure 19.
6. Click Proceed to Analysis in the chip view window to open the analysis view window, as shown in Figure 20.
Figure 17. EVAL-ADAQ4380-4 ACE Software Main Window
അനലോഗ്.കോം
Rev. B | 11 of 20
ഉപയോക്തൃ ഗൈഡ്
ACE സോഫ്റ്റ്വെയർ ഓപ്പറേഷൻ
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
Figure 18. EVAL-ADAQ4380-4 Board View ജാലകം
Figure 19. ADAQ4380-4 Chip View ജാലകം
അനലോഗ്.കോം
Rev. B | 12 of 20
ഉപയോക്തൃ ഗൈഡ്
ACE സോഫ്റ്റ്വെയർ ഓപ്പറേഷൻ
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
Figure 20. ADAQ4380-4 Analysis View ജാലകം
അനലോഗ്.കോം
Rev. B | 13 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
ACE സോഫ്റ്റ്വെയർ ഓപ്പറേഷൻ
സോഫ്റ്റ്വെയറിൽ നിന്ന് പുറത്തുകടക്കുന്നു
സോഫ്റ്റ്വെയറിൽ നിന്ന് പുറത്തുകടക്കാൻ, ക്ലിക്കുചെയ്യുക File icon on the upper right tab and then click Close ACE.
DESCRIPTION OF THE ANALYSIS WINDOW
Click Proceed to Analysis in the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 chip view window to open the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 analysis view window, as shown in Figure 19. The ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 analysis view window contains the Waveform (see Figure 21), Histogram (see Figure 22), FFT (see Figure 23), INL (see Figure 25), and DNL (see Figure 26) tabs.
In the Device Settings section, click the SDO Mode drop-down list and select four_wire. Click Run Once to update the register settings.
CAPTURE Pane
The CAPTURE pane contains the capture settings. These settings reflect onto the registers automatically before data capture.
In the General Capture Settings section, the Sampling Frequency (ksps) or Throughput (ksps) field allows the user to set the throughput rate of the Module. The ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 has a maximum throughput rate of 4/2 MSPS. By default, the throughput rate is set to 2 MSPS since the SDO Mode in the Device Settings section is in Two_wire mode. To change that, click the drop-down list and select four_wire to enable maximum throughput rate.
In the General Capture Settings section, the Sample Count drop-down list allows the user to select the number of samples per capture.
The ADAQ4380-4, ADAQ4370-4, and ADAQ4381-4 have on-chip oversampling features. In the Device Settings section, click the Over Sampling Mode drop-down list to select between Normal Average and Rolling Average oversampling. Click the Over Sampling Ratio drop-down list to enable device oversampling. The device oversampling section can be set between 2× and 8× for rolling average oversampling, and between 2× and 32× for normal average oversampling. For the detailed explanation on the device on-chip oversampling feature, refer to the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 data sheet.
In the CAPTURE pane, click Run Once to start a data capture of the sampഎസ്ampഎസ്സിൽ വ്യക്തമാക്കിയ le നിരക്ക്ample Count drop-down list. These samples FPGA ഉപകരണത്തിൽ സംഭരിക്കപ്പെടുകയും s-ൽ മാത്രമേ പിസിയിലേക്ക് കൈമാറുകയുള്ളൂample ഫ്രെയിം പൂർത്തിയായി.
In the CAPTURE pane, click Run Continuously to start a data capture that gathers samples continuously with one batch of data at a time, which runs the Run Once operation continuously.
ANALYSIS Pane
In the ANALYSIS pane, the General Settings section allows the user to set up the preferred configuration of the FFT analysis. This configuration sets the number of tones to analyze and if the fundamental is set manually (see Figure 20).
The Windowing section allows the user to set up the preferred Window type to use in the FFT analysis. This section also configures the other parameters to include in the analysis (that is, the Number of Harmonics, Fundamental Bins, Harmonic Bins, DC Bins, and Worst Other Bins).
The Single Tone Analysis and the Two Tone Analysis sections set up the fundamental frequencies included in the FFT analysis. When analyzing one frequency, use the Singe Tone Analysis section and when analyzing two frequencies, use the Two Tone Analysis section.
The INL Settings section allows the user to set the Averaging Iterations and Truncation settings during the INL measurement.
The DNL Settings section allows the user to set the Averaging Iterations and Truncation settings during the DNL measurement.
RESULTS Pane
The Channels section allows the user to select which channels to capture. The data for a specific channel is only shown if that channel is selected before the capture.
The Results section displays ampലിറ്റ്യൂഡ്, എസ്ample frequency, and noise analysis data for the selected channels.
Click Export to export captured data. The waveform, histogram, and FFT data are stored in .xml files along with the values of the parameters at capture.
അനലോഗ്.കോം
Rev. B | 14 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
ACE സോഫ്റ്റ്വെയർ ഓപ്പറേഷൻ
WAVEFORM TAB In the RESULTS pane, the Waveform Results section displays time domain characteristics of the signal, such as Sample Frequency, Sample Count, Min (LSB), Max (LSB), Range (LSB), Average (LSB), Rms (LSB), and Transition-noise (LSB), as shown in Figure 21. The CAPTURE pane contains the General Capture Settings, which reflect in the registers automatically before data capture.
Waveform Graph The data waveform graph shows each successive sample of the ADAQ4380-4, ADAQ4370-4, or ADAQ4381-4 output. The user can
zoom in on and pan across the waveform using the embedded waveform tools. In the Channels section, select the channels to display.
Click the display units drop-down list (shown with the Codes option selected in Figure 21) to select whether the data graph displays in units of hexadecimal, volts, or codes. The axis controls are dynamic.
When selecting either y-scale dynamic or x-scale dynamic, the corresponding axis width automatically adjusts to show the entire range of the results after each batch of sampലെസ്.
Figure 21. EVAL-ADAQ4380-4 Waveform
അനലോഗ്.കോം
Rev. B | 15 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
ACE സോഫ്റ്റ്വെയർ ഓപ്പറേഷൻ
HISTOGRAM TAB The Histogram tab contains the Histogram graph and the RESULTS pane, as shown in Figure 22. The RESULTS pane displays the information related to the DC performance.
ഹിസ്റ്റോഗ്രാം ഗ്രാഫ് s-നുള്ളിൽ ഓരോ കോഡിനും ഹിറ്റുകളുടെ എണ്ണം കാണിക്കുന്നുampനയിച്ച ഡാറ്റ. ഈ ഗ്രാഫ് ഡിസി വിശകലനത്തിന് ഉപയോഗപ്രദമാണ് കൂടാതെ ഉപകരണത്തിൻ്റെ ശബ്ദ പ്രകടനത്തെ സൂചിപ്പിക്കുന്നു.
Figure 22. EVAL-ADAQ4380-4 Histogram
അനലോഗ്.കോം
Rev. B | 16 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
ACE സോഫ്റ്റ്വെയർ ഓപ്പറേഷൻ
FFT ടാബ്
The FFT tab displays the FFT information for the last batch of samples gathered, as shown in Figure 23. The FFT also allows the oversampling function with OSR up to 8× for rolling average oversampling, as shown in Figure 24.
In the RESULTS pane, the Signal section displays the Sample Frequency, fundamental frequency (Fund Frequency), and fundamental power (Fund Power).
In the RESULTS pane, the Noise section displays the SNR and other noise performance results.
In the RESULTS pane, the Distortion section displays the harmonic content of the sampled signal and DC Power when viewFFT വിശകലനം നടത്തുന്നു.
Click the Log icon to display the FFT plot in logarithmic scale. Adjust the x-scale and y-scale ranges to display the frequency and amplitude of interest.
Figure 23. EVAL-ADAQ4380-4 FFT Plot
അനലോഗ്.കോം
Figure 24. EVAL-ADAQ4380-4 FFT Plot with 8× Rolling Average Oversampലിംഗം
Rev. B | 17 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
ACE സോഫ്റ്റ്വെയർ ഓപ്പറേഷൻ
INL AND DNL TAB
The INL and DNL tab displays linearity analysis. INL is the deviation of each individual code from a line drawn from negative full scale through positive full scale. The point used as negative full scale occurs ½ LSB before the first code transition. Positive full scale is defined as a level 1½ LSB beyond the last code transition. The deviation is measured from the middle of each code to the true straight line.
In an ideal ADC, code transitions are 1 LSB apart. DNL is the maximum deviation from this ideal value. DNL is often specified in terms of resolution for which no missing codes are guaranteed.
To perform a linearity test, apply a sinusoidal signal with 0.5 dB above full scale to the EV-ADAQ4380-4FMCZ, EVADAQ4370-4FMCZ, or EV-ADAQ4381-4FMCZ board at INA+ and INA-, INB+ and INB-, INC+ and INC-, and IND+ and IND- SMB inputs. Using a large number of averaging iterations results in more accurate INL and DNL readings but in a significant test time. Click Run Continuously to perform INL and DNL test.
Figure 25 and Figure 26 show the captured data that includes the ±INL and ±DNL performance of the ADAQ4380-4 taken at 50 averaging iterations.
Figure 25. EVAL-ADAQ4380-4 INL
അനലോഗ്.കോം
Rev. B | 18 of 20
ഉപയോക്തൃ ഗൈഡ്
ACE സോഫ്റ്റ്വെയർ ഓപ്പറേഷൻ
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
Figure 26. EVAL-ADAQ4380-4 DNL
അനലോഗ്.കോം
Rev. B | 19 of 20
ഉപയോക്തൃ ഗൈഡ്
EVAL-ADAQ4380-4/EVAL-ADAQ4370-4/ EVAL-ADAQ4381-4
NOTES I2C refers to a communications protocol originally developed by Philips Semiconductors (now NXP Semiconductors).
ESD ജാഗ്രത ESD (ഇലക്ട്രോസ്റ്റാറ്റിക് ഡിസ്ചാർജ്) സെൻസിറ്റീവ് ഉപകരണം. ചാർജ്ജ് ചെയ്ത ഉപകരണങ്ങളും സർക്യൂട്ട് ബോർഡുകളും തിരിച്ചറിയാതെ തന്നെ ഡിസ്ചാർജ് ചെയ്യാം. ഈ ഉൽപ്പന്നം പേറ്റന്റ് അല്ലെങ്കിൽ പ്രൊപ്രൈറ്ററി പ്രൊട്ടക്ഷൻ സർക്യൂട്ട് ഫീച്ചർ ചെയ്യുന്നുണ്ടെങ്കിലും, ഉയർന്ന ഊർജ്ജ ESD-ക്ക് വിധേയമായ ഉപകരണങ്ങളിൽ കേടുപാടുകൾ സംഭവിക്കാം. അതിനാൽ, പ്രകടനത്തിലെ അപചയമോ നഷ്ടമോ ഒഴിവാക്കാൻ ശരിയായ ESD മുൻകരുതലുകൾ എടുക്കണം
പ്രവർത്തനക്ഷമത.
നിയമപരമായ നിബന്ധനകളും വ്യവസ്ഥകളും ഇവിടെ ചർച്ച ചെയ്തിരിക്കുന്ന മൂല്യനിർണ്ണയ ബോർഡ് ഉപയോഗിക്കുന്നതിലൂടെ (ഏതെങ്കിലും ഉപകരണങ്ങൾ, ഘടകങ്ങൾ ഡോക്യുമെന്റേഷൻ അല്ലെങ്കിൽ പിന്തുണാ സാമഗ്രികൾ, "ഇവാലുവേഷൻ ബോർഡ്" എന്നിവയ്ക്കൊപ്പം), ചുവടെ നൽകിയിരിക്കുന്ന നിബന്ധനകളും വ്യവസ്ഥകളും ("കരാർ") അല്ലാതെ നിങ്ങൾ ബാധ്യസ്ഥരാണെന്ന് സമ്മതിക്കുന്നു. നിങ്ങൾ മൂല്യനിർണ്ണയ ബോർഡ് വാങ്ങിയിട്ടുണ്ട്, ഈ സാഹചര്യത്തിൽ അനലോഗ് ഉപകരണങ്ങളുടെ സ്റ്റാൻഡേർഡ് നിബന്ധനകളും വിൽപ്പന വ്യവസ്ഥകളും നിയന്ത്രിക്കും. നിങ്ങൾ കരാർ വായിച്ച് അംഗീകരിക്കുന്നതുവരെ മൂല്യനിർണ്ണയ ബോർഡ് ഉപയോഗിക്കരുത്. നിങ്ങളുടെ മൂല്യനിർണ്ണയ ബോർഡിൻ്റെ ഉപയോഗം നിങ്ങൾ കരാറിൻ്റെ സ്വീകാര്യതയെ സൂചിപ്പിക്കുന്നു. ഈ ഉടമ്പടി നിങ്ങളും ("ഉപഭോക്താവ്") അനലോഗ് ഉപകരണങ്ങൾ, Inc. ("ADI"), ഉടമ്പടിയുടെ നിബന്ധനകൾക്കും വ്യവസ്ഥകൾക്കും വിധേയമായി അതിൻ്റെ പ്രധാന ബിസിനസ്സ് സ്ഥലത്തോടൊപ്പം, ADI ഇതിനാൽ ഉപഭോക്താവിന് സൗജന്യവും പരിമിതവും വ്യക്തിഗതവും താത്കാലികവും എക്സ്ക്ലൂസീവ് അല്ലാത്തതും സബ്ലൈസൻസബിൾ അല്ലാത്തതും കൈമാറ്റം ചെയ്യാനാകാത്തതുമായ ലൈസൻസ് നൽകുന്നു. മൂല്യനിർണ്ണയ ആവശ്യങ്ങൾക്കായി മാത്രം മൂല്യനിർണ്ണയ ബോർഡ് ഉപയോഗിക്കുക. ഉപഭോക്താവ് മനസ്സിലാക്കുകയും അംഗീകരിക്കുകയും ചെയ്യുന്നു, മൂല്യനിർണ്ണയ ബോർഡ് മുകളിൽ പരാമർശിച്ചിരിക്കുന്ന ഏകവും പ്രത്യേകവുമായ ഉദ്ദേശ്യത്തിനായാണ് നൽകിയിരിക്കുന്നത്, കൂടാതെ മൂല്യനിർണ്ണയ ബോർഡ് മറ്റേതെങ്കിലും ആവശ്യങ്ങൾക്ക് ഉപയോഗിക്കരുതെന്ന് സമ്മതിക്കുകയും ചെയ്യുന്നു. കൂടാതെ, അനുവദിച്ച ലൈസൻസ് ഇനിപ്പറയുന്ന അധിക പരിമിതികൾക്ക് വിധേയമാണ്: ഉപഭോക്താവ് (i) ഇവാലുവേഷൻ ബോർഡ് വാടകയ്ക്കെടുക്കുകയോ വാടകയ്ക്കെടുക്കുകയോ പ്രദർശിപ്പിക്കുകയോ വിൽക്കുകയോ കൈമാറുകയോ നിയോഗിക്കുകയോ സബ്ലൈസൻസ് നൽകുകയോ വിതരണം ചെയ്യുകയോ ചെയ്യരുത്; കൂടാതെ (ii) മൂല്യനിർണ്ണയ ബോർഡിൽ പ്രവേശിക്കാൻ ഏതെങ്കിലും മൂന്നാം കക്ഷിയെ അനുവദിക്കുക. ഇവിടെ ഉപയോഗിച്ചിരിക്കുന്നതുപോലെ, "മൂന്നാം കക്ഷി" എന്ന പദത്തിൽ എഡിഐ, ഉപഭോക്താവ്, അവരുടെ ജീവനക്കാർ, അഫിലിയേറ്റുകൾ, ഇൻ-ഹൗസ് കൺസൾട്ടൻ്റുകൾ എന്നിവ ഒഴികെയുള്ള ഏതൊരു സ്ഥാപനവും ഉൾപ്പെടുന്നു. മൂല്യനിർണ്ണയ ബോർഡ് ഉപഭോക്താവിന് വിൽക്കുന്നില്ല; മൂല്യനിർണ്ണയ ബോർഡിൻ്റെ ഉടമസ്ഥാവകാശം ഉൾപ്പെടെ ഇവിടെ വ്യക്തമായി അനുവദിച്ചിട്ടില്ലാത്ത എല്ലാ അവകാശങ്ങളും ADI നിക്ഷിപ്തമാണ്. രഹസ്യാത്മകത. ഈ കരാറും മൂല്യനിർണ്ണയ ബോർഡും എല്ലാം എഡിഐയുടെ രഹസ്യസ്വഭാവമുള്ളതും ഉടമസ്ഥാവകാശമുള്ളതുമായ വിവരങ്ങളായി കണക്കാക്കും. ഉപഭോക്താവ് ഒരു കാരണവശാലും മൂല്യനിർണ്ണയ ബോർഡിൻ്റെ ഏതെങ്കിലും ഭാഗങ്ങൾ മറ്റേതെങ്കിലും കക്ഷിക്ക് വെളിപ്പെടുത്താനോ കൈമാറാനോ പാടില്ല. മൂല്യനിർണ്ണയ ബോർഡിൻ്റെ ഉപയോഗം നിർത്തുകയോ അല്ലെങ്കിൽ ഈ കരാർ അവസാനിപ്പിക്കുകയോ ചെയ്യുമ്പോൾ, മൂല്യനിർണ്ണയ ബോർഡ് എഡിഐയിലേക്ക് വേഗത്തിൽ തിരികെ നൽകാൻ ഉപഭോക്താവ് സമ്മതിക്കുന്നു. അധിക നിയന്ത്രണങ്ങൾ. ഉപഭോക്താവ് മൂല്യനിർണ്ണയ ബോർഡിലെ എഞ്ചിനീയർ ചിപ്പുകൾ ഡിസ്അസംബ്ലിംഗ് ചെയ്യുകയോ ഡീകംപൈൽ ചെയ്യുകയോ റിവേഴ്സ് ചെയ്യുകയോ ചെയ്യരുത്. മൂല്യനിർണ്ണയ ബോർഡിന് സംഭവിച്ച ഏതെങ്കിലും നാശനഷ്ടങ്ങളെക്കുറിച്ചോ അല്ലെങ്കിൽ മൂല്യനിർണ്ണയ ബോർഡിന് വരുത്തുന്ന ഏതെങ്കിലും പരിഷ്കാരങ്ങളെക്കുറിച്ചോ മാറ്റങ്ങളെക്കുറിച്ചോ ഉപഭോക്താവ് ADI-യെ അറിയിക്കണം, സോളിഡിംഗ് അല്ലെങ്കിൽ മൂല്യനിർണ്ണയ ബോർഡിൻ്റെ മെറ്റീരിയൽ ഉള്ളടക്കത്തെ ബാധിക്കുന്ന മറ്റേതെങ്കിലും പ്രവർത്തനം ഉൾപ്പെടെ. മൂല്യനിർണ്ണയ ബോർഡിലെ മാറ്റങ്ങൾ RoHS നിർദ്ദേശം ഉൾപ്പെടെ എന്നാൽ അതിൽ മാത്രം പരിമിതപ്പെടുത്താതെ, ബാധകമായ നിയമത്തിന് അനുസൃതമായിരിക്കണം. അവസാനിപ്പിക്കൽ. ഉപഭോക്താവിന് രേഖാമൂലമുള്ള അറിയിപ്പ് നൽകുമ്പോൾ എഡിഐ എപ്പോൾ വേണമെങ്കിലും ഈ കരാർ അവസാനിപ്പിക്കാം. ആ സമയത്ത് മൂല്യനിർണ്ണയ ബോർഡ് എഡിഐയിലേക്ക് മടങ്ങാൻ ഉപഭോക്താവ് സമ്മതിക്കുന്നു. ബാധ്യതയുടെ പരിമിതി. ഇവിടെ നൽകിയിരിക്കുന്ന മൂല്യനിർണ്ണയ ബോർഡ് "ഇത് പോലെ തന്നെ" നൽകിയിരിക്കുന്നു, കൂടാതെ അഡി ഇതുമായി ബന്ധപ്പെട്ട് ഏതെങ്കിലും തരത്തിലുള്ള വാറൻ്റികളോ പ്രതിനിധാനങ്ങളോ നൽകുന്നില്ല. മൂല്യനിർണ്ണയ ബോർഡുമായി ബന്ധപ്പെട്ട ഏതെങ്കിലും പ്രാതിനിധ്യങ്ങൾ, അംഗീകാരങ്ങൾ, ഗ്യാരൻ്റികൾ, അല്ലെങ്കിൽ വാറൻ്റികൾ, പ്രസ്താവിച്ചതോ പരോക്ഷമായതോ ആയ, എഡിഐ പ്രത്യേകമായി നിരാകരിക്കുന്നു, എന്നാൽ പരിമിതപ്പെടുത്തിയിട്ടില്ല, വ്യാപാരം, ശീർഷകം, ഒരു പ്രത്യേക ഉദ്ദേശ്യത്തിനായുള്ള ഫിറ്റ്നസ് അല്ലെങ്കിൽ ബൗദ്ധിക സ്വത്തവകാശങ്ങളുടെ ലംഘനം. ഒരു സാഹചര്യത്തിലും, ഉപഭോക്താവിൻ്റെ ഉടമസ്ഥതയിലോ അവരുടെ ഉടമസ്ഥതയിലോ ഉള്ള ഉപയോഗത്തിൽ നിന്നോ ഉണ്ടാകുന്ന യാദൃശ്ചികമോ, പ്രത്യേകമോ, പരോക്ഷമോ, അനന്തരഫലമോ ആയ നാശനഷ്ടങ്ങൾക്ക് ആദിയും അതിൻ്റെ ലൈസൻസർമാരും ബാധ്യസ്ഥരായിരിക്കില്ല. നഷ്ടമായ ലാഭം, കാലതാമസ ചെലവുകൾ, തൊഴിൽ ചെലവുകൾ അല്ലെങ്കിൽ ഗുഡ്വിൽ നഷ്ടം എന്നിവയ്ക്ക് പരിമിതപ്പെടുത്തിയിരിക്കുന്നു. എല്ലാ കാരണങ്ങളിൽ നിന്നും ആഡിയുടെ മൊത്തം ബാധ്യത നൂറ് യുഎസ് ഡോളറിൻ്റെ ($100.00) തുകയായി പരിമിതപ്പെടുത്തിയിരിക്കുന്നു. കയറ്റുമതി. മൂല്യനിർണ്ണയ ബോർഡ് നേരിട്ടോ അല്ലാതെയോ മറ്റൊരു രാജ്യത്തേക്ക് കയറ്റുമതി ചെയ്യില്ലെന്നും കയറ്റുമതിയുമായി ബന്ധപ്പെട്ട എല്ലാ യുണൈറ്റഡ് സ്റ്റേറ്റ്സ് ഫെഡറൽ നിയമങ്ങൾക്കും ചട്ടങ്ങൾക്കും അനുസൃതമായി പ്രവർത്തിക്കുമെന്നും ഉപഭോക്താവ് സമ്മതിക്കുന്നു. ഭരണ നിയമം. കോമൺവെൽത്ത് ഓഫ് മസാച്ചുസെറ്റ്സിൻ്റെ (നിയമ നിയമങ്ങളുടെ വൈരുദ്ധ്യം ഒഴികെ) അടിസ്ഥാന നിയമങ്ങൾക്കനുസൃതമായി ഈ ഉടമ്പടി നിയന്ത്രിക്കപ്പെടുകയും വ്യാഖ്യാനിക്കുകയും ചെയ്യും. ഈ ഉടമ്പടി സംബന്ധിച്ച ഏത് നിയമ നടപടിയും മസാച്യുസെറ്റ്സിലെ സഫോക്ക് കൗണ്ടിയിലെ അധികാരപരിധിയിലുള്ള സംസ്ഥാന അല്ലെങ്കിൽ ഫെഡറൽ കോടതികളിൽ കേൾക്കും, കൂടാതെ അത്തരം കോടതികളുടെ വ്യക്തിഗത അധികാരപരിധിയിലും വേദിയിലും ഉപഭോക്താവ് ഇതിനാൽ സമർപ്പിക്കുന്നു.
©2024 അനലോഗ് ഉപകരണങ്ങൾ, Inc. എല്ലാ അവകാശങ്ങളും നിക്ഷിപ്തം. വ്യാപാരമുദ്രകളും രജിസ്റ്റർ ചെയ്ത വ്യാപാരമുദ്രകളും അതത് ഉടമസ്ഥരുടെ സ്വത്താണ്. വൺ അനലോഗ് വേ, വിൽമിംഗ്ടൺ, എംഎ 01887-2356, യുഎസ്എ
Rev. B | 20 of 20
പ്രമാണങ്ങൾ / വിഭവങ്ങൾ
![]() |
ANALOG DEVICES ADAQ4380-4 Evaluation Board [pdf] ഉപയോക്തൃ ഗൈഡ് ADAQ4380-4, ADAQ4370-4, ADAQ4381-4, ADAQ4380-4 Evaluation Board, ADAQ4380-4, Evaluation Board, Board |
