F-Tile DisplayPort FPGA IP ഡിസൈൻ എക്സിample
ഉപയോക്തൃ ഗൈഡ്
F-Tile DisplayPort FPGA IP ഡിസൈൻ എക്സിample
Intel® Quartus® Prime Design Suite-നായി അപ്ഡേറ്റ് ചെയ്തത്: 22.2 IP പതിപ്പ്: 21.0.1
DisplayPort Intel FPGA IP ഡിസൈൻ Example ദ്രുത ആരംഭ ഗൈഡ്
DisplayPort Intel® F-tile ഉപകരണങ്ങൾ ഒരു സിമുലേറ്റിംഗ് ടെസ്റ്റ്ബെഞ്ചും കംപൈലേഷനും ഹാർഡ്വെയർ ടെസ്റ്റിംഗും പിന്തുണയ്ക്കുന്ന ഒരു ഹാർഡ്വെയർ ഡിസൈനും ഫീച്ചർ ചെയ്യുന്നു.ampIntel Agilex™-നുള്ള les
DisplayPort Intel FPGA IP ഇനിപ്പറയുന്ന ഡിസൈൻ മുൻ വാഗ്ദാനം ചെയ്യുന്നുampകുറവ്:
- പിക്സൽ ക്ലോക്ക് റിക്കവറി (പിസിആർ) മൊഡ്യൂൾ ഇല്ലാതെ ഡിസ്പ്ലേ പോർട്ട് എസ്എസ്ടി പാരലൽ ലൂപ്പ്ബാക്ക്
- AXIS വീഡിയോ ഇന്റർഫേസുള്ള ഡിസ്പ്ലേപോർട്ട് SST സമാന്തര ലൂപ്പ്ബാക്ക്
നിങ്ങൾ ഒരു ഡിസൈൻ സൃഷ്ടിക്കുമ്പോൾ മുൻample, പാരാമീറ്റർ എഡിറ്റർ യാന്ത്രികമായി സൃഷ്ടിക്കുന്നു fileഹാർഡ്വെയറിൽ ഡിസൈൻ അനുകരിക്കാനും കംപൈൽ ചെയ്യാനും പരിശോധിക്കാനും ആവശ്യമാണ്.
ചിത്രം 1. വികസനം എസ്tagesബന്ധപ്പെട്ട വിവരങ്ങൾ
- DisplayPort Intel FPGA IP ഉപയോക്തൃ ഗൈഡ്
- ഇന്റൽ ക്വാർട്ടസ് പ്രൈം പ്രോ പതിപ്പിലേക്ക് മൈഗ്രേറ്റ് ചെയ്യുന്നു
ഇന്റൽ കോർപ്പറേഷൻ. എല്ലാ അവകാശങ്ങളും നിക്ഷിപ്തം. ഇന്റൽ, ഇന്റൽ ലോഗോ, മറ്റ് ഇന്റൽ മാർക്കുകൾ എന്നിവ ഇന്റൽ കോർപ്പറേഷന്റെയോ അതിന്റെ അനുബന്ധ സ്ഥാപനങ്ങളുടെയോ വ്യാപാരമുദ്രകളാണ്. ഇന്റലിന്റെ സ്റ്റാൻഡേർഡ് വാറന്റിക്ക് അനുസൃതമായി അതിന്റെ FPGA, അർദ്ധചാലക ഉൽപ്പന്നങ്ങളുടെ പ്രകടനം നിലവിലെ സ്പെസിഫിക്കേഷനുകളിലേക്ക് Intel വാറന്റ് ചെയ്യുന്നു, എന്നാൽ അറിയിപ്പ് കൂടാതെ ഏത് സമയത്തും ഏത് ഉൽപ്പന്നങ്ങളിലും സേവനങ്ങളിലും മാറ്റങ്ങൾ വരുത്താനുള്ള അവകാശം നിക്ഷിപ്തമാണ്. Intel രേഖാമൂലം രേഖാമൂലം സമ്മതിച്ചതല്ലാതെ ഇവിടെ വിവരിച്ചിരിക്കുന്ന ഏതെങ്കിലും വിവരങ്ങളുടെയോ ഉൽപ്പന്നത്തിന്റെയോ സേവനത്തിന്റെയോ ആപ്ലിക്കേഷനിൽ നിന്നോ ഉപയോഗത്തിൽ നിന്നോ ഉണ്ടാകുന്ന ഉത്തരവാദിത്തമോ ബാധ്യതയോ Intel ഏറ്റെടുക്കുന്നില്ല. ഏതെങ്കിലും പ്രസിദ്ധീകരിച്ച വിവരങ്ങളെ ആശ്രയിക്കുന്നതിന് മുമ്പും ഉൽപ്പന്നങ്ങൾക്കോ സേവനങ്ങൾക്കോ ഓർഡറുകൾ നൽകുന്നതിനുമുമ്പ് ഉപകരണ സവിശേഷതകളുടെ ഏറ്റവും പുതിയ പതിപ്പ് നേടുന്നതിന് ഇന്റൽ ഉപഭോക്താക്കളോട് നിർദ്ദേശിക്കുന്നു.
*മറ്റ് പേരുകളും ബ്രാൻഡുകളും മറ്റുള്ളവരുടെ സ്വത്തായി അവകാശപ്പെടാം.
ISO 9001:2015 രജിസ്റ്റർ ചെയ്തു
1.1. ഡയറക്ടറി ഘടന
ചിത്രം 2. ഡയറക്ടറി ഘടന
പട്ടിക 1. ഡിസൈൻ എക്സ്ampലെ ഘടകങ്ങൾ
ഫോൾഡറുകൾ | Files |
rtl/core | dp_core.ip |
dp_rx. ip | |
dp_tx . ip | |
rtl/rx_phy | dp_gxb_rx/ ((DP PMA UX ബിൽഡിംഗ് ബ്ലോക്ക്) |
dp_rx_data_fifo . ip | |
rx_top_phy . sv | |
rtl/tx_phy | dp_gxb_rx/ ((DP PMA UX ബിൽഡിംഗ് ബ്ലോക്ക്) |
dp_tx_data_fifo.ip | |
dp_tx_data_fifo.ip |
1.2 ഹാർഡ്വെയർ, സോഫ്റ്റ്വെയർ ആവശ്യകതകൾ
ഡിസൈൻ എക്സ് പരീക്ഷിക്കുന്നതിനായി ഇന്റൽ ഇനിപ്പറയുന്ന ഹാർഡ്വെയറും സോഫ്റ്റ്വെയറും ഉപയോഗിക്കുന്നുampLe:
ഹാർഡ്വെയർ
- Intel Agilex I-Series Development Kit
- ഡിസ്പ്ലേ പോർട്ട് സോഴ്സ് ജിപിയു
- ഡിസ്പ്ലേ പോർട്ട് സിങ്ക് (മോണിറ്റർ)
- Bitec DisplayPort FMC മകൾ കാർഡ് റിവിഷൻ 8C
- ഡിസ്പ്ലേ പോർട്ട് കേബിളുകൾ
സോഫ്റ്റ്വെയർ
- Intel Quartus® Prime
- സംഗ്രഹം* VCS സിമുലേറ്റർ
1.3 ഡിസൈൻ സൃഷ്ടിക്കുന്നു
ഡിസൈൻ എക്സിറ്റ് സൃഷ്ടിക്കാൻ Intel Quartus Prime സോഫ്റ്റ്വെയറിലെ DisplayPort Intel FPGA IP പാരാമീറ്റർ എഡിറ്റർ ഉപയോഗിക്കുകample.
ചിത്രം 3. ഡിസൈൻ ഫ്ലോ സൃഷ്ടിക്കുന്നു
- ടൂളുകൾ ➤ IP കാറ്റലോഗ് തിരഞ്ഞെടുക്കുക, ടാർഗെറ്റ് ഉപകരണ കുടുംബമായി Intel Agilex F-tile തിരഞ്ഞെടുക്കുക.
കുറിപ്പ്: ഡിസൈൻ മുൻampLe Intel Agilex F-tile ഉപകരണങ്ങൾ മാത്രമേ പിന്തുണയ്ക്കൂ. - IP കാറ്റലോഗിൽ, DisplayPort Intel FPGA IP കണ്ടെത്തി ഡബിൾ ക്ലിക്ക് ചെയ്യുക. പുതിയ ഐപി വേരിയേഷൻ വിൻഡോ ദൃശ്യമാകുന്നു.
- നിങ്ങളുടെ ഇഷ്ടാനുസൃത IP വ്യതിയാനത്തിനായി ഒരു ഉയർന്ന തലത്തിലുള്ള പേര് വ്യക്തമാക്കുക. പാരാമീറ്റർ എഡിറ്റർ IP വേരിയേഷൻ ക്രമീകരണങ്ങൾ a-ൽ സംരക്ഷിക്കുന്നു file പേരിട്ടു .ip.
- ഉപകരണ ഫീൽഡിൽ ഒരു Intel Agilex F-ടൈൽ ഉപകരണം തിരഞ്ഞെടുക്കുക, അല്ലെങ്കിൽ ഡിഫോൾട്ട് Intel Quartus Prime സോഫ്റ്റ്വെയർ സെലക്ഷൻ സൂക്ഷിക്കുക.
- ശരി ക്ലിക്ക് ചെയ്യുക. പാരാമീറ്റർ എഡിറ്റർ ദൃശ്യമാകുന്നു.
- TX, RX എന്നിവയ്ക്ക് ആവശ്യമുള്ള പാരാമീറ്ററുകൾ കോൺഫിഗർ ചെയ്യുക.
- ഡിസൈൻ എക്സിക്ക് കീഴിൽampടാബിൽ, PCR ഇല്ലാതെ DisplayPort SST പാരലൽ ലൂപ്പ്ബാക്ക് തിരഞ്ഞെടുക്കുക.
- ടെസ്റ്റ്ബെഞ്ച് ജനറേറ്റുചെയ്യാൻ സിമുലേഷൻ തിരഞ്ഞെടുക്കുക, ഹാർഡ്വെയർ ഡിസൈൻ എക്സൈസ് സൃഷ്ടിക്കാൻ സിന്തസിസ് തിരഞ്ഞെടുക്കുകample. ഡിസൈൻ എക്സൈസ് സൃഷ്ടിക്കാൻ നിങ്ങൾ ഈ ഓപ്ഷനുകളിലൊന്നെങ്കിലും തിരഞ്ഞെടുക്കണംample fileഎസ്. നിങ്ങൾ രണ്ടും തിരഞ്ഞെടുക്കുകയാണെങ്കിൽ, ജനറേഷൻ സമയം കൂടുതലായിരിക്കും.
- ടാർഗെറ്റ് ഡെവലപ്മെന്റ് കിറ്റിനായി, Intel Agilex I-Series SOC ഡെവലപ്മെന്റ് കിറ്റ് തിരഞ്ഞെടുക്കുക. ഇത് ഘട്ടം 4-ൽ തിരഞ്ഞെടുത്ത ടാർഗെറ്റ് ഉപകരണം ഡെവലപ്മെന്റ് കിറ്റിലെ ഉപകരണവുമായി പൊരുത്തപ്പെടുന്നതിന് മാറ്റുന്നതിന് കാരണമാകുന്നു. ഇന്റൽ അജിലെക്സ് ഐ-സീരീസ് എസ്ഒസി ഡെവലപ്മെന്റ് കിറ്റിന്, ഡിഫോൾട്ട് ഉപകരണം AGIB027R31B1E2VR0 ആണ്.
- Ex Generate ക്ലിക്ക് ചെയ്യുകampലെ ഡിസൈൻ.
1.4 ഡിസൈൻ അനുകരിക്കുന്നു
DisplayPort Intel FPGA IP ഡിസൈൻ മുൻample testbench ഒരു TX ഉദാഹരണത്തിൽ നിന്ന് ഒരു RX ഉദാഹരണത്തിലേക്ക് ഒരു സീരിയൽ ലൂപ്പ്ബാക്ക് ഡിസൈൻ അനുകരിക്കുന്നു. ഒരു ആന്തരിക വീഡിയോ പാറ്റേൺ ജനറേറ്റർ മൊഡ്യൂൾ DisplayPort TX ഇൻസ്റ്റൻസ് ഡ്രൈവ് ചെയ്യുന്നു, കൂടാതെ RX ഇൻസ്റ്റൻസ് വീഡിയോ ഔട്ട്പുട്ട് ടെസ്റ്റ്ബെഞ്ചിലെ CRC ചെക്കറുകളിലേക്ക് കണക്ട് ചെയ്യുന്നു.
ചിത്രം 4. ഡിസൈൻ സിമുലേഷൻ ഫ്ലോ
- Synopsys സിമുലേറ്റർ ഫോൾഡറിലേക്ക് പോയി VCS തിരഞ്ഞെടുക്കുക.
- സിമുലേഷൻ സ്ക്രിപ്റ്റ് പ്രവർത്തിപ്പിക്കുക.
ഉറവിടം vcs_sim.sh - സ്ക്രിപ്റ്റ് ക്വാർട്ടസ് ടിഎൽജി നിർവഹിക്കുന്നു, സിമുലേറ്ററിൽ ടെസ്റ്റ്ബെഞ്ച് കംപൈൽ ചെയ്യുകയും പ്രവർത്തിപ്പിക്കുകയും ചെയ്യുന്നു.
- ഫലം വിശകലനം ചെയ്യുക.
ഒരു വിജയകരമായ സിമുലേഷൻ ഉറവിടവും സിങ്ക് SRC താരതമ്യവും കൊണ്ട് അവസാനിക്കുന്നു.
1.5 ഡിസൈൻ കംപൈൽ ചെയ്യുകയും പരീക്ഷിക്കുകയും ചെയ്യുന്നു
ചിത്രം 5. ഡിസൈൻ കംപൈൽ ചെയ്യുകയും അനുകരിക്കുകയും ചെയ്യുന്നുഹാർഡ്വെയറിൽ ഒരു ഡെമോൺസ്ട്രേഷൻ ടെസ്റ്റ് കംപൈൽ ചെയ്യുന്നതിനും പ്രവർത്തിപ്പിക്കുന്നതിനും മുൻampഡിസൈൻ, ഈ ഘട്ടങ്ങൾ പാലിക്കുക:
- ഹാർഡ്വെയർ മുൻ ഉറപ്പാക്കുകampഡിസൈൻ ജനറേഷൻ പൂർത്തിയായി.
- ഇന്റൽ ക്വാർട്ടസ് പ്രൈം പ്രോ എഡിഷൻ സോഫ്റ്റ്വെയർ സമാരംഭിച്ച് തുറക്കുക / quartus/agi_dp_demo.qpf.
- പ്രോസസ്സിംഗ് ➤ കംപൈലേഷൻ ആരംഭിക്കുക ക്ലിക്ക് ചെയ്യുക.
- വിജയകരമായ സമാഹാരത്തിന് ശേഷം, ഇന്റൽ ക്വാർട്ടസ് പ്രൈം പ്രോ എഡിഷൻ സോഫ്റ്റ്വെയർ ഒരു .sof സൃഷ്ടിക്കുന്നു file നിങ്ങളുടെ നിർദ്ദിഷ്ട ഡയറക്ടറിയിൽ.
- ഒരു PC-യിലെ ഗ്രാഫിക്സ് കാർഡ് പോലെയുള്ള ഒരു ബാഹ്യ DisplayPort ഉറവിടത്തിലേക്ക് Bitec മകൾ കാർഡിലെ DisplayPort RX കണക്റ്റർ കണക്റ്റുചെയ്യുക.
- വീഡിയോ അനലൈസർ അല്ലെങ്കിൽ പിസി മോണിറ്റർ പോലുള്ള ഡിസ്പ്ലേ പോർട്ട് സിങ്ക് ഉപകരണത്തിലേക്ക് ബിടെക് മകൾ കാർഡിലെ DisplayPort TX കണക്റ്റർ കണക്റ്റുചെയ്യുക.
- ഡെവലപ്മെന്റ് ബോർഡിലെ എല്ലാ സ്വിച്ചുകളും ഡിഫോൾട്ട് സ്ഥാനത്താണെന്ന് ഉറപ്പാക്കുക.
- ജനറേറ്റ് ചെയ്ത .sof ഉപയോഗിച്ച് ഡെവലപ്മെന്റ് ബോർഡിൽ തിരഞ്ഞെടുത്ത Intel Agilex F-Tile ഉപകരണം കോൺഫിഗർ ചെയ്യുക file (ഉപകരണങ്ങൾ ➤ പ്രോഗ്രാമർ ).
- ഡിസ്പ്ലേ പോർട്ട് സിങ്ക് ഉപകരണം വീഡിയോ ഉറവിടത്തിൽ നിന്ന് സൃഷ്ടിച്ച വീഡിയോ പ്രദർശിപ്പിക്കുന്നു.
ബന്ധപ്പെട്ട വിവരങ്ങൾ
Intel Agilex I-Series FPGA ഡെവലപ്മെന്റ് കിറ്റ് ഉപയോക്തൃ ഗൈഡ്/
1.5.1. ELF പുനരുജ്ജീവിപ്പിക്കുന്നു File
സ്ഥിരസ്ഥിതിയായി, ELF file നിങ്ങൾ ഡൈനാമിക് ഡിസൈൻ സൃഷ്ടിക്കുമ്പോൾ ജനറേറ്റുചെയ്യുന്നു example.
എന്നിരുന്നാലും, ചില സാഹചര്യങ്ങളിൽ, നിങ്ങൾ ELF പുനർനിർമ്മിക്കേണ്ടതുണ്ട് file നിങ്ങൾ സോഫ്റ്റ്വെയർ പരിഷ്കരിക്കുകയാണെങ്കിൽ file അല്ലെങ്കിൽ dp_core.qsys പുനഃസൃഷ്ടിക്കുക file. dp_core.qsys പുനഃസൃഷ്ടിക്കുന്നു file .sopcinfo അപ്ഡേറ്റ് ചെയ്യുന്നു file, നിങ്ങൾ ELF പുനരുജ്ജീവിപ്പിക്കാൻ ആവശ്യപ്പെടുന്നു file.
- പോകുക /സോഫ്റ്റ്വെയർ, ആവശ്യമെങ്കിൽ കോഡ് എഡിറ്റ് ചെയ്യുക.
- പോകുക /സ്ക്രിപ്റ്റ്, ഇനിപ്പറയുന്ന ബിൽഡ് സ്ക്രിപ്റ്റ് എക്സിക്യൂട്ട് ചെയ്യുക: source build_sw.sh
• വിൻഡോസിൽ, നിയോസ് II കമാൻഡ് ഷെൽ തിരഞ്ഞ് തുറക്കുക. നിയോസ് II കമാൻഡ് ഷെല്ലിൽ, പോകുക /സ്ക്രിപ്റ്റ്, എക്സിക്യൂട്ട് സോഴ്സ് build_sw.sh.
കുറിപ്പ്: Windows 10-ൽ ബിൽഡ് സ്ക്രിപ്റ്റ് എക്സിക്യൂട്ട് ചെയ്യുന്നതിന്, നിങ്ങളുടെ സിസ്റ്റത്തിന് Linux-നുള്ള Windows സബ്സിസ്റ്റംസ് (WSL) ആവശ്യമാണ്. WSL ഇൻസ്റ്റാളേഷൻ ഘട്ടങ്ങളെക്കുറിച്ചുള്ള കൂടുതൽ വിവരങ്ങൾക്ക്, Nios II സോഫ്റ്റ്വെയർ ഡെവലപ്പർ ഹാൻഡ്ബുക്ക് കാണുക.
• Linux-ൽ, പ്ലാറ്റ്ഫോം ഡിസൈനർ സമാരംഭിച്ച് ടൂൾസ് ➤ Nios II കമാൻഡ് ഷെൽ തുറക്കുക. നിയോസ് II കമാൻഡ് ഷെല്ലിൽ, പോകുക /സ്ക്രിപ്റ്റ്, എക്സിക്യൂട്ട് സോഴ്സ് build_sw.sh. - ഒരു .elf ഉറപ്പാക്കുക file ൽ ജനറേറ്റുചെയ്യുന്നു /software/ dp_demo.
- സൃഷ്ടിച്ച .elf ഡൗൺലോഡ് ചെയ്യുക file .sof വീണ്ടും കംപൈൽ ചെയ്യാതെ FPGA-യിലേക്ക് file ഇനിപ്പറയുന്ന സ്ക്രിപ്റ്റ് പ്രവർത്തിപ്പിക്കുന്നതിലൂടെ: nios2-ഡൗൺലോഡ് /software/dp_demo/*.elf
- പുതിയ സോഫ്റ്റ്വെയർ പ്രാബല്യത്തിൽ വരുന്നതിന് FPGA ബോർഡിലെ റീസെറ്റ് ബട്ടൺ അമർത്തുക.
1.6 DisplayPort Intel FPGA IP ഡിസൈൻ Exampലെ പാരാമീറ്ററുകൾ
പട്ടിക 2. DisplayPort Intel FPGA IP ഡിസൈൻ ExampIntel Agilex Ftile ഉപകരണത്തിന് le QSF നിയന്ത്രണം
QSF നിയന്ത്രണം |
വിവരണം |
set_global_assignment -name VERILOG_MACRO “__DISPLAYPORT_support__=1” |
Quartus 22.2 മുതൽ, DisplayPort കസ്റ്റം SRC (സോഫ്റ്റ് റീസെറ്റ് കൺട്രോളർ) ഫ്ലോ പ്രവർത്തനക്ഷമമാക്കാൻ ഈ QSF നിയന്ത്രണം ആവശ്യമാണ്. |
പട്ടിക 3. DisplayPort Intel FPGA IP ഡിസൈൻ Exampഇന്റൽ അജിലെക്സ് എഫ്-ടൈൽ ഉപകരണത്തിനുള്ള പാരാമീറ്ററുകൾ
പരാമീറ്റർ | മൂല്യം | വിവരണം |
ലഭ്യമായ ഡിസൈൻ എക്സ്ample | ||
ഡിസൈൻ തിരഞ്ഞെടുക്കുക | •ഒന്നുമില്ല പിസിആർ ഇല്ലാതെ ഡിസ്പ്ലേപോർട്ട് എസ്എസ്ടി പാരലൽ ലൂപ്പ്ബാക്ക് ആക്സിസ് വീഡിയോ ഇന്റർഫേസുള്ള ഡിസ്പ്ലേപോർട്ട് എസ്എസ്ടി പാരലൽ ലൂപ്പ്ബാക്ക് |
മുൻ ഡിസൈൻ തിരഞ്ഞെടുക്കുകample ജനറേറ്റ് ചെയ്യണം. •ഒന്നുമില്ല: ഡിസൈൻ ഇല്ല മുൻampനിലവിലെ പാരാമീറ്റർ തിരഞ്ഞെടുക്കലിനായി le ലഭ്യമാണ്. പിസിആർ ഇല്ലാതെ ഡിസ്പ്ലേപോർട്ട് എസ്എസ്ടി പാരലൽ ലൂപ്പ്ബാക്ക്: ഈ ഡിസൈൻ മുൻampനിങ്ങൾ വീഡിയോ ഇൻപുട്ട് ഇമേജ് പോർട്ട് പാരാമീറ്റർ പ്രവർത്തനക്ഷമമാക്കുന്നത് ഓൺ ചെയ്യുമ്പോൾ പിക്സൽ ക്ലോക്ക് റിക്കവറി (പിസിആർ) മൊഡ്യൂൾ ഇല്ലാതെ DisplayPort സിങ്കിൽ നിന്ന് DisplayPort ഉറവിടത്തിലേക്ക് സമാന്തര ലൂപ്പ്ബാക്ക് കാണിക്കുന്നു. ആക്സിസ് വീഡിയോ ഇന്റർഫേസുള്ള ഡിസ്പ്ലേ പോർട്ട് എസ്എസ്ടി പാരലൽ ലൂപ്പ്ബാക്ക്: ഈ ഡിസൈൻ മുൻampസജീവ വീഡിയോ ഡാറ്റാ പ്രോട്ടോക്കോളുകൾ പ്രവർത്തനക്ഷമമാക്കുമ്പോൾ AXIS-VVP പൂർണ്ണമായി സജ്ജീകരിക്കുമ്പോൾ AXIS വീഡിയോ ഇന്റർഫേസ് ഉപയോഗിച്ച് DisplayPort സിങ്കിൽ നിന്ന് DisplayPort ഉറവിടത്തിലേക്ക് സമാന്തര ലൂപ്പ്ബാക്ക് le പ്രദർശിപ്പിക്കുന്നു. |
ഡിസൈൻ എക്സിample Files | ||
സിമുലേഷൻ | ഓൺ, ഓഫ് | ആവശ്യമുള്ളത് സൃഷ്ടിക്കാൻ ഈ ഓപ്ഷൻ ഓണാക്കുക fileസിമുലേഷൻ ടെസ്റ്റ്ബെഞ്ചിനുള്ള എസ്. |
സിന്തസിസ് | ഓൺ, ഓഫ് | ആവശ്യമുള്ളത് സൃഷ്ടിക്കാൻ ഈ ഓപ്ഷൻ ഓണാക്കുക fileഇന്റൽ ക്വാർട്ടസ് പ്രൈം കംപൈലേഷനും ഹാർഡ്വെയർ ഡിസൈനിനുമുള്ള എസ്. |
സൃഷ്ടിച്ച HDL ഫോർമാറ്റ് | ||
സൃഷ്ടിക്കുക File ഫോർമാറ്റ് | വെരിലോഗ്, വി.എച്ച്.ഡി.എൽ | ജനറേറ്റുചെയ്ത ഡിസൈനിനായി നിങ്ങൾ തിരഞ്ഞെടുത്ത HDL ഫോർമാറ്റ് തിരഞ്ഞെടുക്കുകample fileസെറ്റ്. ശ്രദ്ധിക്കുക: ജനറേറ്റ് ചെയ്ത ടോപ്പ് ലെവൽ ഐപിയുടെ ഫോർമാറ്റ് മാത്രമേ ഈ ഓപ്ഷൻ നിർണ്ണയിക്കൂ fileഎസ്. മറ്റെല്ലാം files (ഉദാample ടെസ്റ്റ് ബെഞ്ചുകളും ടോപ്പ് ലെവലും fileഹാർഡ്വെയർ പ്രദർശനത്തിനുള്ള s) വെരിലോഗ് HDL ഫോർമാറ്റിലാണ്. |
ലക്ഷ്യ വികസന കിറ്റ് | ||
ബോർഡ് തിരഞ്ഞെടുക്കുക | • വികസന കിറ്റ് ഇല്ല •Intel Agilex I-Series വികസന കിറ്റ് |
ടാർഗെറ്റുചെയ്ത ഡിസൈനിനായി ബോർഡ് തിരഞ്ഞെടുക്കുകample. |
പരാമീറ്റർ | മൂല്യം | വിവരണം |
•വികസന കിറ്റ് ഇല്ല: ഈ ഓപ്ഷൻ മുൻ ഡിസൈനിന്റെ എല്ലാ ഹാർഡ്വെയർ വശങ്ങളും ഒഴിവാക്കുന്നുample. പി കോർ എല്ലാ പിൻ അസൈൻമെന്റുകളും വെർച്വൽ പിന്നുകളിലേക്ക് സജ്ജമാക്കുന്നു. •Intel Agilex I-Series FPGA ഡെവലപ്മെന്റ് കിറ്റ്: ഈ ഡെവലപ്മെന്റ് കിറ്റിലെ ഉപകരണവുമായി പൊരുത്തപ്പെടുന്നതിന് പ്രോജക്റ്റിന്റെ ടാർഗെറ്റ് ഉപകരണം ഈ ഓപ്ഷൻ സ്വയമേവ തിരഞ്ഞെടുക്കുന്നു. നിങ്ങളുടെ ബോർഡ് പുനരവലോകനത്തിന് മറ്റൊരു ഉപകരണ വകഭേദമുണ്ടെങ്കിൽ, ടാർഗെറ്റ് ഉപകരണ പാരാമീറ്റർ മാറ്റുക ഉപയോഗിച്ച് നിങ്ങൾക്ക് ടാർഗെറ്റ് ഉപകരണം മാറ്റാം. ഡെവലപ്മെന്റ് കിറ്റ് അനുസരിച്ച് എല്ലാ പിൻ അസൈൻമെന്റുകളും ഐപി കോർ സജ്ജമാക്കുന്നു. ശ്രദ്ധിക്കുക: പ്രിലിമിനറി ഡിസൈൻ എക്സ്ampഈ ക്വാർട്ടസ് റിലീസിലെ ഹാർഡ്വെയറിൽ le പ്രവർത്തനപരമായി പരിശോധിച്ചിട്ടില്ല. •ഇഷ്ടാനുസൃത വികസന കിറ്റ്: ഈ ഓപ്ഷൻ മുൻ ഡിസൈൻ അനുവദിക്കുന്നുampഒരു Intel FPGA ഉള്ള ഒരു മൂന്നാം കക്ഷി വികസന കിറ്റിൽ പരീക്ഷിക്കേണ്ടതാണ്. പിൻ അസൈൻമെന്റുകൾ നിങ്ങൾ സ്വന്തമായി സജ്ജീകരിക്കേണ്ടി വന്നേക്കാം. |
||
ടാർഗെറ്റ് ഉപകരണം | ||
ടാർഗെറ്റ് ഉപകരണം മാറ്റുക | ഓൺ, ഓഫ് | ഈ ഓപ്ഷൻ ഓണാക്കി ഡെവലപ്മെന്റ് കിറ്റിനായി തിരഞ്ഞെടുത്ത ഉപകരണ വേരിയന്റ് തിരഞ്ഞെടുക്കുക. |
സമാന്തര ലൂപ്പ്ബാക്ക് ഡിസൈൻ എക്സിampലെസ്
DisplayPort Intel FPGA IP ഡിസൈൻ മുൻampപിക്സൽ ക്ലോക്ക് റിക്കവറി (പിസിആർ) മൊഡ്യൂൾ ഇല്ലാതെ DisplayPort RX ഉദാഹരണത്തിൽ നിന്ന് DisplayPort TX ഉദാഹരണത്തിലേക്ക് സമാന്തര ലൂപ്പ്ബാക്ക് കാണിക്കുന്നു.
പട്ടിക 4. DisplayPort Intel FPGA IP ഡിസൈൻ Exampഇന്റൽ അജിലെക്സ് എഫ്-ടൈൽ ഉപകരണത്തിനായുള്ള ലെ
ഡിസൈൻ എക്സിample | പദവി | ഡാറ്റ നിരക്ക് | ചാനൽ മോഡ് | ലൂപ്പ്ബാക്ക് തരം |
പിസിആർ ഇല്ലാതെ ഡിസ്പ്ലേപോർട്ട് എസ്എസ്ടി സമാന്തര ലൂപ്പ്ബാക്ക് | ഡിസ്പ്ലേ പോർട്ട് എസ്എസ്ടി | RBR, HRB, HRB2, HBR3 | സിംപ്ലക്സ് | പിസിആർ ഇല്ലാതെ സമാന്തരമായി |
AXIS വീഡിയോ ഇന്റർഫേസുള്ള ഡിസ്പ്ലേപോർട്ട് SST സമാന്തര ലൂപ്പ്ബാക്ക് | ഡിസ്പ്ലേ പോർട്ട് എസ്എസ്ടി | RBR, HRB, HRB2, HBR3 | സിംപ്ലക്സ് | AXIS വീഡിയോ ഇന്റർഫേസുമായി സമാന്തരമായി |
2.1 Intel Agilex F-tile DisplayPort SST പാരലൽ ലൂപ്പ്ബാക്ക് ഡിസൈൻ ഫീച്ചറുകൾ
എസ്എസ്ടി പാരലൽ ലൂപ്പ്ബാക്ക് ഡിസൈൻ എക്സിampഡിസ്പ്ലേ പോർട്ട് സിങ്കിൽ നിന്ന് ഡിസ്പ്ലേ പോർട്ട് സോഴ്സിലേക്ക് ഒരൊറ്റ വീഡിയോ സ്ട്രീം സംപ്രേക്ഷണം ചെയ്യുന്നതായി ലെസ് കാണിക്കുന്നു.
ഇന്റൽ കോർപ്പറേഷൻ. എല്ലാ അവകാശങ്ങളും നിക്ഷിപ്തം. ഇന്റൽ, ഇന്റൽ ലോഗോ, മറ്റ് ഇന്റൽ മാർക്കുകൾ എന്നിവ ഇന്റൽ കോർപ്പറേഷന്റെയോ അതിന്റെ അനുബന്ധ സ്ഥാപനങ്ങളുടെയോ വ്യാപാരമുദ്രകളാണ്. ഇന്റലിന്റെ സ്റ്റാൻഡേർഡ് വാറന്റിക്ക് അനുസൃതമായി അതിന്റെ FPGA, അർദ്ധചാലക ഉൽപ്പന്നങ്ങളുടെ പ്രകടനം നിലവിലെ സ്പെസിഫിക്കേഷനുകളിലേക്ക് Intel വാറന്റ് ചെയ്യുന്നു, എന്നാൽ അറിയിപ്പ് കൂടാതെ ഏത് സമയത്തും ഏത് ഉൽപ്പന്നങ്ങളിലും സേവനങ്ങളിലും മാറ്റങ്ങൾ വരുത്താനുള്ള അവകാശം നിക്ഷിപ്തമാണ്. Intel രേഖാമൂലം രേഖാമൂലം സമ്മതിച്ചതല്ലാതെ ഇവിടെ വിവരിച്ചിരിക്കുന്ന ഏതെങ്കിലും വിവരങ്ങളുടെയോ ഉൽപ്പന്നത്തിന്റെയോ സേവനത്തിന്റെയോ ആപ്ലിക്കേഷനിൽ നിന്നോ ഉപയോഗത്തിൽ നിന്നോ ഉണ്ടാകുന്ന ഉത്തരവാദിത്തമോ ബാധ്യതയോ Intel ഏറ്റെടുക്കുന്നില്ല. ഏതെങ്കിലും പ്രസിദ്ധീകരിച്ച വിവരങ്ങളെ ആശ്രയിക്കുന്നതിന് മുമ്പും ഉൽപ്പന്നങ്ങൾക്കോ സേവനങ്ങൾക്കോ ഓർഡറുകൾ നൽകുന്നതിനുമുമ്പ് ഉപകരണ സവിശേഷതകളുടെ ഏറ്റവും പുതിയ പതിപ്പ് നേടുന്നതിന് ഇന്റൽ ഉപഭോക്താക്കളോട് നിർദ്ദേശിക്കുന്നു. *മറ്റ് പേരുകളും ബ്രാൻഡുകളും മറ്റുള്ളവരുടെ സ്വത്തായി അവകാശപ്പെടാം.
ISO 9001:2015 രജിസ്റ്റർ ചെയ്തു
ചിത്രം 6. Intel Agilex F-tile DisplayPort SST പാരലൽ ലൂപ്പ്ബാക്ക് ഇല്ലാതെ PCR
- ഈ വേരിയന്റിൽ, DisplayPort ഉറവിടത്തിന്റെ പാരാമീറ്റർ, TX_SUPPORT_IM_ENABLE, ഓണാക്കി വീഡിയോ ഇമേജ് ഇന്റർഫേസ് ഉപയോഗിക്കുന്നു.
- ഡിസ്പ്ലേ പോർട്ട് സിങ്ക്, ജിപിയു പോലുള്ള ബാഹ്യ വീഡിയോ ഉറവിടങ്ങളിൽ നിന്ന് വീഡിയോയും അല്ലെങ്കിൽ ഓഡിയോ സ്ട്രീമിംഗും സ്വീകരിക്കുകയും സമാന്തര വീഡിയോ ഇന്റർഫേസിലേക്ക് ഡീകോഡ് ചെയ്യുകയും ചെയ്യുന്നു.
- DisplayPort സിങ്ക് വീഡിയോ ഔട്ട്പുട്ട് നേരിട്ട് DisplayPort സോഴ്സ് വീഡിയോ ഇന്റർഫേസ് ഡ്രൈവ് ചെയ്യുകയും മോണിറ്ററിലേക്ക് ട്രാൻസ്മിറ്റ് ചെയ്യുന്നതിന് മുമ്പ് DisplayPort പ്രധാന ലിങ്കിലേക്ക് എൻകോഡ് ചെയ്യുകയും ചെയ്യുന്നു.
- IOPLL ഡിസ്പ്ലേ പോർട്ട് സിങ്കും സോഴ്സ് വീഡിയോ ക്ലോക്കുകളും ഒരു നിശ്ചിത ആവൃത്തിയിൽ ഡ്രൈവ് ചെയ്യുന്നു.
- DisplayPort sink ഉം ഉറവിടത്തിന്റെ MAX_LINK_RATE പാരാമീറ്ററും HBR3 ആയി കോൺഫിഗർ ചെയ്യുകയും PIXELS_PER_CLOCK ക്വാഡ് കോൺഫിഗർ ചെയ്യുകയും ചെയ്താൽ, 300Kp8 പിക്സൽ നിരക്ക് (30/1188 = 4 MHz) പിന്തുണയ്ക്കാൻ വീഡിയോ ക്ലോക്ക് 297 MHz-ൽ പ്രവർത്തിക്കുന്നു.
ചിത്രം 7. ഇന്റൽ അജിലെക്സ് എഫ്-ടൈൽ ഡിസ്പ്ലേ പോർട്ട് എസ്എസ്ടി പാരലൽ ലൂപ്പ്ബാക്ക് വിത്ത് ആക്സിസ് വീഡിയോ ഇൻ്റർഫേസ്
- ഈ വേരിയന്റിൽ, DisplayPort ഉറവിടവും സിങ്ക് പാരാമീറ്ററും, ആക്സിസ് വീഡിയോ ഡാറ്റാ ഇന്റർഫേസ് പ്രവർത്തനക്ഷമമാക്കുന്നതിന്, പ്രവർത്തനക്ഷമമായ വീഡിയോ ഡാറ്റാ പ്രോട്ടോക്കോളുകളിൽ AXIS-VVP ഫുൾ തിരഞ്ഞെടുക്കുക.
- ഡിസ്പ്ലേ പോർട്ട് സിങ്ക്, ജിപിയു പോലുള്ള ബാഹ്യ വീഡിയോ ഉറവിടങ്ങളിൽ നിന്ന് വീഡിയോയും അല്ലെങ്കിൽ ഓഡിയോ സ്ട്രീമിംഗും സ്വീകരിക്കുകയും സമാന്തര വീഡിയോ ഇന്റർഫേസിലേക്ക് ഡീകോഡ് ചെയ്യുകയും ചെയ്യുന്നു.
- ഡിസ്പ്ലേ പോർട്ട് സിങ്ക് വീഡിയോ ഡാറ്റ സ്ട്രീമിനെ ആക്സിസ് വീഡിയോ ഡാറ്റയാക്കി മാറ്റുകയും വിവിപി വീഡിയോ ഫ്രെയിം ബഫർ വഴി ഡിസ്പ്ലേ പോർട്ട് സോഴ്സ് ആക്സിസ് വീഡിയോ ഡാറ്റ ഇന്റർഫേസിനെ നയിക്കുകയും ചെയ്യുന്നു. മോണിറ്ററിലേക്ക് ട്രാൻസ്മിറ്റ് ചെയ്യുന്നതിന് മുമ്പ് ഡിസ്പ്ലേ പോർട്ട് ഉറവിടം ആക്സിസ് വീഡിയോ ഡാറ്റയെ ഡിസ്പ്ലേ പോർട്ട് പ്രധാന ലിങ്കാക്കി മാറ്റുന്നു.
- ഈ ഡിസൈൻ വേരിയന്റിൽ, മൂന്ന് പ്രധാന വീഡിയോ ക്ലോക്കുകൾ ഉണ്ട്, അതായത് rx/tx_axi4s_clk, rx_vid_clk, tx_vid_clk. axi4s_clk, സോഴ്സിലും സിങ്കിലുമുള്ള AXIS മൊഡ്യൂളുകൾക്കായി 300 MHz-ൽ പ്രവർത്തിക്കുന്നു. rx_vid_clk 300 MHz-ൽ DP സിങ്ക് വീഡിയോ പൈപ്പ്ലൈൻ പ്രവർത്തിപ്പിക്കുന്നു (8Kp30 4PIP-കൾ വരെയുള്ള ഏത് റെസല്യൂഷനും പിന്തുണയ്ക്കാൻ), അതേസമയം tx_vid_clk യഥാർത്ഥ പിക്സൽ ക്ലോക്ക് ഫ്രീക്വൻസിയിൽ (PIP-കൾ കൊണ്ട് ഹരിച്ചിരിക്കുന്നു) DP ഉറവിട വീഡിയോ പൈപ്പ്ലൈൻ പ്രവർത്തിപ്പിക്കുന്നു.
- ഈ ഡിസൈൻ വേരിയന്റ് സ്വയമേവ tx_vid_clk ഫ്രീക്വൻസി ഐ2C പ്രോഗ്രാമിംഗിലൂടെ ഓൺ-ബോർഡ് SI5391B OSC-ലേക്ക് ക്രമീകരിക്കുന്നു.
- ഈ ഡിസൈൻ വേരിയന്റ് ഡിസ്പ്ലേ പോർട്ട് സോഫ്റ്റ്വെയറിൽ മുൻകൂട്ടി നിശ്ചയിച്ചിട്ടുള്ള ഒരു നിശ്ചിത എണ്ണം റെസല്യൂഷനുകൾ മാത്രമേ കാണിക്കൂ, അതായത്:
- 720p60, RGB
- 1080p60, RGB
- 4K30, RGB
- 4K60, RGB
2.2 ക്ലോക്കിംഗ് സ്കീം
ക്ലോക്കിംഗ് സ്കീം DisplayPort Intel FPGA IP ഡിസൈൻ എക്സിയിലെ ക്ലോക്ക് ഡൊമെയ്നുകളെ ചിത്രീകരിക്കുന്നുample.
ചിത്രം 8. Intel Agilex F-tile DisplayPort Transceiver ക്ലോക്കിംഗ് സ്കീംപട്ടിക 5. ക്ലോക്കിംഗ് സ്കീം സിഗ്നലുകൾ
ഡയഗ്രാമിലെ ക്ലോക്ക് |
വിവരണം |
SysPLL refclk | എഫ്-ടൈൽ സിസ്റ്റം PLL റഫറൻസ് ക്ലോക്ക്, ആ ഔട്ട്പുട്ട് ഫ്രീക്വൻസിക്കായി സിസ്റ്റം PLL കൊണ്ട് ഹരിക്കാവുന്ന ഏത് ക്ലോക്ക് ഫ്രീക്വൻസിയും ആകാം. ഈ രൂപകൽപ്പനയിൽ മുൻample, system_pll_clk_link, rx/tx refclk_link എന്നിവ ഒരേ 150 MHz SysPLL refclk പങ്കിടുന്നു. |
ഡയഗ്രാമിലെ ക്ലോക്ക് | വിവരണം |
ഡിസ്പ്ലേ പോർട്ട് ഫൈ ടോപ്പിലേക്ക് അനുബന്ധ ഔട്ട്പുട്ട് പോർട്ട് ബന്ധിപ്പിക്കുന്നതിന് മുമ്പ്, ഒരു പ്രത്യേക ട്രാൻസ്സിവർ റഫറൻസ് ക്ലോക്ക് പിന്നിൽ നിന്ന് റഫറൻസ്, സിസ്റ്റം PLL ക്ലോക്ക്സ് IP എന്നിവയുടെ ഇൻപുട്ട് ക്ലോക്ക് പോർട്ടിലേക്ക് കണക്റ്റ് ചെയ്തിരിക്കുന്ന ഒരു ഫ്രീ റണ്ണിംഗ് ക്ലോക്ക് ആയിരിക്കണം ഇത്. ശ്രദ്ധിക്കുക: ഈ ഡിസൈനിനായി മുൻample, ക്ലോക്ക് കൺട്രോളർ GUI Si5391A OUT6 മുതൽ 150 MHz വരെ കോൺഫിഗർ ചെയ്യുക. |
|
സിസ്റ്റം pll ക്ലിക്ക് ലിങ്ക് | എല്ലാ DisplayPort റേറ്റും പിന്തുണയ്ക്കുന്നതിനുള്ള ഏറ്റവും കുറഞ്ഞ സിസ്റ്റം PLL ഔട്ട്പുട്ട് ഫ്രീക്വൻസി 320 MHz ആണ്. ഈ ഡിസൈൻ മുൻample ഒരു 900 MHz (ഏറ്റവും ഉയർന്ന) ഔട്ട്പുട്ട് ഫ്രീക്വൻസി ഉപയോഗിക്കുന്നതിനാൽ SysPLL refclk 150 MHz ആയ rx/tx refclk_link-മായി പങ്കിടാം. |
rx_cdr_refclk_link / tx_pll_refclk_link | എല്ലാ DisplayPort ഡാറ്റാ നിരക്കും പിന്തുണയ്ക്കുന്നതിനായി Rx CDR, Tx PLL Link refclk എന്നിവ 150 MHz ആയി നിശ്ചയിച്ചു. |
rx_ls_clkout / tx_ls_clkout | DisplayPort ലിങ്ക് സ്പീഡ് ക്ലോക്ക് മുതൽ ക്ലോക്ക് വരെ DisplayPort IP കോർ. സമാന്തര ഡാറ്റ വീതി കൊണ്ട് വിഭജിക്കുന്ന ഡാറ്റ നിരക്കിന് തുല്യമായ ആവൃത്തി. ExampLe: ആവൃത്തി = ഡാറ്റ നിരക്ക് / ഡാറ്റ വീതി = 8.1G (HBR3) / 40 ബിറ്റുകൾ = 202.5 MHz |
2.3 സിമുലേഷൻ ടെസ്റ്റ്ബെഞ്ച്
സിമുലേഷൻ ടെസ്റ്റ്ബെഞ്ച്, DisplayPort TX സീരിയൽ ലൂപ്പ്ബാക്ക് RX-ലേക്ക് അനുകരിക്കുന്നു.
ചിത്രം 9. DisplayPort Intel FPGA IP സിംപ്ലക്സ് മോഡ് സിമുലേഷൻ ടെസ്റ്റ്ബെഞ്ച് ബ്ലോക്ക് ഡയഗ്രംപട്ടിക 6. ടെസ്റ്റ്ബെഞ്ച് ഘടകങ്ങൾ
ഘടകം | വിവരണം |
വീഡിയോ പാറ്റേൺ ജനറേറ്റർ | ഈ ജനറേറ്റർ നിങ്ങൾക്ക് ക്രമീകരിക്കാൻ കഴിയുന്ന കളർ ബാർ പാറ്റേണുകൾ നിർമ്മിക്കുന്നു. നിങ്ങൾക്ക് വീഡിയോ ഫോർമാറ്റ് ടൈമിംഗ് പാരാമീറ്റർ ചെയ്യാം. |
ടെസ്റ്റ്ബെഞ്ച് നിയന്ത്രണം | ഈ ബ്ലോക്ക് സിമുലേഷന്റെ ടെസ്റ്റ് സീക്വൻസ് നിയന്ത്രിക്കുകയും TX കോറിലേക്ക് ആവശ്യമായ ഉത്തേജക സിഗ്നലുകൾ സൃഷ്ടിക്കുകയും ചെയ്യുന്നു. ടെസ്റ്റ്ബെഞ്ച് കൺട്രോൾ ബ്ലോക്ക് താരതമ്യപ്പെടുത്തുന്നതിന് ഉറവിടത്തിൽ നിന്നും സിങ്കിൽ നിന്നുമുള്ള CRC മൂല്യം വായിക്കുന്നു. |
RX ലിങ്ക് സ്പീഡ് ക്ലോക്ക് ഫ്രീക്വൻസി ചെക്കർ | RX ട്രാൻസ്സിവർ വീണ്ടെടുത്ത ക്ലോക്ക് ഫ്രീക്വൻസി ആവശ്യമുള്ള ഡാറ്റാ നിരക്കുമായി പൊരുത്തപ്പെടുന്നുണ്ടോയെന്ന് ഈ ചെക്കർ പരിശോധിക്കുന്നു. |
TX ലിങ്ക് സ്പീഡ് ക്ലോക്ക് ഫ്രീക്വൻസി ചെക്കർ | TX ട്രാൻസ്സിവർ വീണ്ടെടുത്ത ക്ലോക്ക് ഫ്രീക്വൻസി ആവശ്യമുള്ള ഡാറ്റ നിരക്കുമായി പൊരുത്തപ്പെടുന്നുണ്ടോയെന്ന് ഈ ചെക്കർ പരിശോധിക്കുന്നു. |
സിമുലേഷൻ ടെസ്റ്റ്ബെഞ്ച് ഇനിപ്പറയുന്ന പരിശോധനകൾ ചെയ്യുന്നു:
പട്ടിക 7. ടെസ്റ്റ്ബെഞ്ച് പരിശോധനകൾ
ടെസ്റ്റ് മാനദണ്ഡം |
സ്ഥിരീകരണം |
• ഡാറ്റ നിരക്കിൽ ലിങ്ക് പരിശീലനം HBR3 • DP സ്റ്റാറ്റസ് TX, RX ലിങ്ക് സ്പീഡ് ഫ്രീക്വൻസി സജ്ജീകരിക്കുകയും അളക്കുകയും ചെയ്യുന്നുണ്ടോ എന്ന് പരിശോധിക്കാൻ DPCD രജിസ്റ്ററുകൾ വായിക്കുക. |
ലിങ്ക് സ്പീഡ് അളക്കാൻ ഫ്രീക്വൻസി ചെക്കർ സംയോജിപ്പിക്കുന്നു TX, RX ട്രാൻസ്സീവറിൽ നിന്നുള്ള ക്ലോക്കിന്റെ ഫ്രീക്വൻസി ഔട്ട്പുട്ട്. |
• TX-ൽ നിന്ന് RX-ലേക്ക് വീഡിയോ പാറ്റേൺ പ്രവർത്തിപ്പിക്കുക. • ഉറവിടവും സിങ്കും പൊരുത്തപ്പെടുന്നുണ്ടോയെന്ന് പരിശോധിക്കാൻ CRC പരിശോധിച്ചുറപ്പിക്കുക |
• വീഡിയോ പാറ്റേൺ ജനറേറ്റുചെയ്യുന്നതിന് ഡിസ്പ്ലേ പോർട്ട് ഉറവിടത്തിലേക്ക് വീഡിയോ പാറ്റേൺ ജനറേറ്ററിനെ ബന്ധിപ്പിക്കുന്നു. • ടെസ്റ്റ്ബെഞ്ച് നിയന്ത്രണം അടുത്തതായി DPTX, DPRX രജിസ്റ്ററുകളിൽ നിന്ന് സോഴ്സ്, സിങ്ക് CRC എന്നിവ വായിക്കുകയും രണ്ട് CRC മൂല്യങ്ങളും സമാനമാണെന്ന് ഉറപ്പാക്കാൻ താരതമ്യം ചെയ്യുകയും ചെയ്യുന്നു. ശ്രദ്ധിക്കുക: CRC കണക്കാക്കുന്നത് ഉറപ്പാക്കാൻ, നിങ്ങൾ പിന്തുണ CTS ടെസ്റ്റ് ഓട്ടോമേഷൻ പാരാമീറ്റർ പ്രവർത്തനക്ഷമമാക്കണം. |
എഫ്-ടൈൽ ഡിസ്പ്ലേ പോർട്ടിനുള്ള ഡോക്യുമെന്റ് റിവിഷൻ ഹിസ്റ്ററി ഇന്റൽ എഫ്പിജിഎ ഐപി ഡിസൈൻ എക്സിampലെ ഉപയോക്തൃ ഗൈഡ്
പ്രമാണ പതിപ്പ് | ഇന്റൽ ക്വാർട്ടസ് പ്രൈം പതിപ്പ് | IP പതിപ്പ് | മാറ്റങ്ങൾ |
2022.09.02 | 22. | 20.0.1 | •DisplayPort Intel Agilex F-Tile FPGA IP Design Ex-ൽ നിന്നുള്ള പ്രമാണ ശീർഷകം മാറ്റിample ഉപയോക്തൃ ഗൈഡ് F-Tile DisplayPort Intel FPGA IP ഡിസൈൻ എക്സിampലെ ഉപയോക്തൃ ഗൈഡ്. • പ്രവർത്തനക്ഷമമാക്കിയ AXIS വീഡിയോ ഡിസൈൻ Exampലെ വേരിയന്റ്. • സ്റ്റാറ്റിക് റേറ്റ് ഡിസൈൻ നീക്കം ചെയ്ത് മൾട്ടി റേറ്റ് ഡിസൈൻ എക്സി എന്നാക്കി മാറ്റിample. •DisplayPort Intel FPGA IP Design Ex ലെ കുറിപ്പ് നീക്കം ചെയ്തുampഇന്റൽ ക്വാർട്ടസ് പ്രൈം 21.4 സോഫ്റ്റ്വെയർ പതിപ്പ് പ്രിലിമിനറി ഡിസൈൻ എക്സിനെ മാത്രമേ പിന്തുണയ്ക്കൂ എന്ന് പറയുന്ന ക്വിക്ക് സ്റ്റാർട്ട് ഗൈഡ്ampലെസ്. •ഡയറക്ടറി സ്ട്രക്ചർ ചിത്രം ശരിയായ ചിത്രം ഉപയോഗിച്ച് മാറ്റിസ്ഥാപിച്ചു. •ഇഎൽഎഫ് പുനരുജ്ജീവിപ്പിക്കുന്ന ഒരു വിഭാഗം ചേർത്തു File ഡിസൈൻ കംപൈൽ ചെയ്യുന്നതിനും പരിശോധിക്കുന്നതിനും കീഴിൽ. അധിക ഹാർഡ്വെയർ ഉൾപ്പെടുത്തുന്നതിനായി ഹാർഡ്വെയർ, സോഫ്റ്റ്വെയർ ആവശ്യകതകൾ വിഭാഗം അപ്ഡേറ്റുചെയ്തു ആവശ്യകതകൾ. |
2021.12.13 | 21. | 20.0.0 | പ്രാരംഭ റിലീസ്. |
ഇന്റൽ കോർപ്പറേഷൻ. എല്ലാ അവകാശങ്ങളും നിക്ഷിപ്തം. ഇന്റൽ, ഇന്റൽ ലോഗോ, മറ്റ് ഇന്റൽ മാർക്കുകൾ എന്നിവ ഇന്റൽ കോർപ്പറേഷന്റെയോ അതിന്റെ അനുബന്ധ സ്ഥാപനങ്ങളുടെയോ വ്യാപാരമുദ്രകളാണ്. ഇന്റലിന്റെ സ്റ്റാൻഡേർഡ് വാറന്റിക്ക് അനുസൃതമായി അതിന്റെ FPGA, അർദ്ധചാലക ഉൽപ്പന്നങ്ങളുടെ പ്രകടനം നിലവിലെ സ്പെസിഫിക്കേഷനുകളിലേക്ക് Intel വാറന്റ് ചെയ്യുന്നു, എന്നാൽ അറിയിപ്പ് കൂടാതെ ഏത് സമയത്തും ഏത് ഉൽപ്പന്നങ്ങളിലും സേവനങ്ങളിലും മാറ്റങ്ങൾ വരുത്താനുള്ള അവകാശം നിക്ഷിപ്തമാണ്. Intel രേഖാമൂലം രേഖാമൂലം സമ്മതിച്ചതല്ലാതെ ഇവിടെ വിവരിച്ചിരിക്കുന്ന ഏതെങ്കിലും വിവരങ്ങളുടെയോ ഉൽപ്പന്നത്തിന്റെയോ സേവനത്തിന്റെയോ ആപ്ലിക്കേഷനിൽ നിന്നോ ഉപയോഗത്തിൽ നിന്നോ ഉണ്ടാകുന്ന ഉത്തരവാദിത്തമോ ബാധ്യതയോ Intel ഏറ്റെടുക്കുന്നില്ല. ഏതെങ്കിലും പ്രസിദ്ധീകരിച്ച വിവരങ്ങളെ ആശ്രയിക്കുന്നതിന് മുമ്പും ഉൽപ്പന്നങ്ങൾക്കോ സേവനങ്ങൾക്കോ ഓർഡറുകൾ നൽകുന്നതിനുമുമ്പ് ഉപകരണ സവിശേഷതകളുടെ ഏറ്റവും പുതിയ പതിപ്പ് നേടുന്നതിന് ഇന്റൽ ഉപഭോക്താക്കളോട് നിർദ്ദേശിക്കുന്നു.
*മറ്റ് പേരുകളും ബ്രാൻഡുകളും മറ്റുള്ളവരുടെ സ്വത്തായി അവകാശപ്പെടാം.
ISO 9001:2015 രജിസ്റ്റർ ചെയ്തു
ഓൺലൈൻ പതിപ്പ്
ഫീഡ്ബാക്ക് അയയ്ക്കുക
യുജി-20347
ഐഡി: 709308
പതിപ്പ്: 2022.09.02
പ്രമാണങ്ങൾ / വിഭവങ്ങൾ
![]() |
intel F-Tile DisplayPort FPGA IP ഡിസൈൻ Example [pdf] ഉപയോക്തൃ ഗൈഡ് F-Tile DisplayPort FPGA IP ഡിസൈൻ എക്സിample, F-Tile DisplayPort, DisplayPort, FPGA IP ഡിസൈൻ എക്സിample, IP ഡിസൈൻ എക്സിample, UG-20347, 709308 |